- 1、本文档共58页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
置数法 (a)置入0000 (b)置入1001 2、N M ①M=N1*N2 先用前面的方法分别接成N1和N2两个计数器。 N1和N2间的连接有两种方式: a.并行进位方式:用同一个CP,低位片的进位输出作为高位片的计数控制信号(如74160的EP和ET) b.串行进位方式:低位片的进位输出作为高位片的CP,两片始终同时处于计数状态 例:用74160接成100进制 工作状态 X 0 X X X 置 0(异步) 1 0 X X 预置数(同步) X 1 1 0 1 保持(包括C) X 1 1 X 0 保持(C=0) 1 1 1 1 计数 例:用两片160接成100进制计数器 并行进位法 串行进位法 ②M不可分解 采用整体置零和整体置数法: 先用两片接成 M’ M 的计数器 然后再采用置零或置数的方法 例:用74160接成29进制 工作状态 X 0 X X X 置 0(异步) 1 0 X X 预置数(同步) X 1 1 0 1 保持(包括C) X 1 1 X 0 保持(C=0) 1 1 1 1 计数 例:用74160接成29进制 整体置零 (异步) 整体置数 (同步) 四、移位寄存器型计数器 1、环形计数器 2、扭环形计数器 五、计数器应用实例 例1,计数器+译码器→顺序节拍脉冲发生器 例2,计数器+数据选择器→序列脉冲发生器 发生的序列5.4 时序电路的设计方法 5.4.1 同步时序电路的设计方法 设计的一般步骤 一、逻辑抽象,求出状态转换图或状态转换表 1、确定输入/出变量、电路状态数 2、定义输入/出逻辑状态以及每个电路状态的含意,并对电路状态进行编号 3、按设计要求列出状态转换表,或画出状态转换图 二、状态化简 若两个状态在相同的输入下有相同的输出,并转换到同一个次态,则称为等价状态;等价状态可以合并。 三、状态分配(编码) 1、确定触发器数目 2、给每个状态规定一个代码 (通常编码的取法、排列顺序都依照一定的规律) 四、选定触发器类型 求出状态方程,驱动方程,输出方程 五、画出逻辑图 六、检查自启动 例:设计一个串行数据检测器,要求在连续输入三个或三个以上“1”时输出为1,其余情况下输出为0。 一、抽象、画出状态转换图 二、状态化简 用X(1位)表示输入数据 用Y(1位)表示输出(检测结果) 三、状态分配 取n=2,令 的00、01、10为 则, 四、选用JK触发器,求方程组 五、画逻辑图 六、检查电路能否自启动 将状态“11” 代入状态方程和输出方程,分别求X=0/1下的次态和现态下的输出,得到: 能自启动 二、状态转换图 三、时序图 例: (4)列状态转换表: (5)状态转换图 00 01 10 11 0 01/0 10/0 11/0 00/1 1 11/1 00/0 01/0 10/0 6.3 若干常用时序逻辑电路 6.3.1 寄存器和移位寄存器 一、寄存器: ①用于寄存一组二值代码,N位寄存器由N个触发器组成,可存放一组N位二值代码 ②只要求其中每个触发器可置1,置0 例1: 例2:用维-阻触发器结构的74LS175 二、移位寄存器(代码在寄存器中左/右移动) 具有存储 + 移位功能 器件实例:74LS 194,左/右移,并行输入,保持,异步置零等功能 RD S1 S0 工作状态 0 X X 置零 1 0 0 保持 1 0 1 右移 1 1 0 左移 1 1 1 并行输入 扩展应用(四位 八位) 5.3.2 计数器 用于计数、分频、定时、产生节拍脉冲等 分类:按时钟分,同步、异步 按计数过程中数字增减分,加、减和可逆 按计数器中的数字编码分,二进制、二-十进制和 循环码… 按计数容量分,十进制,60进制… 一、同步计数器 同步二进制计数器 ①同步二进制加法计数器 原理:根据二进制加法运算规则可知:在多位二进制数末位加1,若第i位以下皆为1时,则第i位应翻转。 由此得出规律,若用T触发器构成计数器,则第i位触发器输入端Ti的逻辑式应为: 器件实例:74LS161 工作状态 X 0 X X X 置 0(异步) 1 0 X X 预置数(同步) X 1 1 0 1 保持(包括C) X 1 1 X 0 保持(C=0) 1 1 1 1 计数 ②同步二进制减法计数器 原理:根据二进制减法运算规则可知:在多位二进制数末位减1,若第i位以下皆为0时,则第i位应翻转。 由此得出规律,若用T触发器构成计数器,则第i位触发器输入端Ti
文档评论(0)