武科大EDA试卷及答案.docx

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
武科大EDA系统设计试卷及答案 一、单项选择题:(20分) 1.IP核在EDA技术和开发中具有十分重要的地位;提供用VHDL等硬件描述语言描述的功能块,但不涉及实现该功能块的具体电路的IP核为_____ D _____。 A .瘦IP? ???B.固IP? ?? ?C.胖IP? ?? ???D.都不是 2.综合是EDA设计流程的关键步骤,在下面对综合的描述中,____ D _____是错误的。 A.综合就是把抽象设计层次中的一种表示转化成另一种表示的过程; B.综合就是将电路的高级语言转化成低级的,可与FPGA / CPLD的基本结构相映射的网表文件; C.为实现系统的速度、面积、性能的要求,需要对综合加以约束,称为综合约束; D.综合可理解为一种映射过程,并且这种映射关系是唯一的,即综合结果是唯一的。 3.大规模可编程器件主要有FPGA、CPLD两类,下列对FPGA结构与工作原理的描述中,正确的是__C__。 A. FPGA全称为复杂可编程逻辑器件; B. FPGA是基于乘积项结构的可编程逻辑器件; C.基于SRAM的FPGA器件,在每次上电后必须进行一次配置; D.在Altera公司生产的器件中,MAX7000系列属FPGA结构。 4.进程中的信号赋值语句,其信号更新是___C____。 A.按顺序完成; B.比变量更快完成; C.在进程的最后完成; D.都不对。 5. VHDL语言是一种结构化设计语言;一个设计实体(电路模块)包括实体与结构体两部分,结构体描述_____ B ______。 A.器件外部特性; B.器件的内部功能; C.器件的综合约束; D.器件外部特性与内部功能。 6.不完整的IF语句,其综合结果可实现____ A ____。 A. 时序逻辑电路? ?B. 组合逻辑电路? ? C. 双向电路? ?D. 三态控制电路 7.子系统设计优化,主要考虑提高资源利用率减少功耗(即面积优化),以及提高运行速度(即速度优化);指出下列哪些方法是面积优化_____ B ____。 ①流水线设计?②资源共享?③逻辑优化④串行化?⑤寄存器配平⑥关键路径法 A. ①③⑤? ? ? ? ? ? ? ? ? ? ? ? ? ? ? ? ? ? ? ? B. ②③④ C. ②⑤⑥? ? ? ? ? ? ? ? ? ? ? ? ? ? ? ? ? ? ? ? D. ①④⑥ 8.下列标识符中,_____ B _____是不合法的标识符。 A. State0? ? ? ? B. 9moon? ? ? ? C. Not_Ack_0? ?? D. signall 9.关于VHDL中的数字,请找出以下数字中最大的一个:____ A ______。 A. 2#1111_1110# B. 8#276# C. 10#170# D. 16#E#E1 10.下列EDA软件中,哪一个不具有逻辑综合功能:____ B ____。 A. Max+Plus II B. ModelSim C.?Quartus II D. Synplify 二、EDA名词解释,写出下列缩写的中文(或者英文)含义:(14分) 1.? LPM? ? ? ? ? ? ? ? 参数可定制宏模块库 2.? RTL? ? ? ? ? ? ? ? 寄存器传输级 3.? UART? ? ? ? 串口(通用异步收发器) 4.? ISP? ? ? ? ? ? ? ? 在系统编程 5.? IEEE? ? ? ? ? ? ? ?电子电气工程师协会 6.? ASIC? ? ? ? ? ? ? ?专用集成电路 7.? LAB? ? ? ? ? ? ? ? 逻辑阵列块 三、VHDL程序填空:(10分) LIBRARY IEEE;? ? ? ? ? ? ? ? ? ? ? ? ? ? ? ? ? ? ? ? ? ? ? ? -- 8位分频器程序设计 USE IEEE.STD_LOGIC_1164.ALL; USE IEEE.STD_LOGIC_UNSIGNED.ALL; ENTITY PULSE IS ? ? PORT (? ?CLK: IN STD_LOGIC; ? ?? ?? ?? ?? ?D?: IN STD_LOGIC_VECTOR (7 DOWNTO 0); ? ?? ?? ?? ? FOUT: OUT STD_LOGIC??); END; ARCHITECTURE one OF PULSE IS ? ? SIGNAL? ?FULL : STD_LOGIC; BEGIN ? ? ? ? P_REG: PROCESS(CLK) ? ? ? ? ?

文档评论(0)

yaocen + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档