2 引脚设置和下载.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
PAGE PAGE 51 2.2 引脚设置和下载 为了能对该二选一多路选择器进行硬件测试,应将其输入输出信号锁定在芯片确定的引脚上,编译后下载还必须配置芯片进行编辑,完成FPGA的最终开发。引脚设置和下载仍然以2.1节的“mux21a“二选一多路选择器”为例。 2.2.1 引脚设定 (1)在2.1节的基础上,在菜单栏中选择Assignments→Assignment Editor编辑器窗。即弹出如图.2.2.1所示Assignment Editor编辑器窗口,在Category栏中选择Pin,或直接单击右上侧的Pin按钮。 图2.2.1 A (2)双击“TO”栏的《new》,在出现的如图2.2.1所示的下拉栏中分别选择本工程要锁定的端口信号名;然后双击对应的Location栏的《new》,在出现的下拉栏中选择对应端口信号名的器件引脚号。 在此选择GW48-EDA系统的电路模式No.5(参考附录A图A-6实验电路结构图),各引脚的锁定参考图2.2.2。GW48板确定引脚分别为:a接Clock0(第28脚,可接在256Hz上);b 接Clock5(第152脚,可接在1024Hz上);s接键1(PIO0对应第233脚),在模式No.5中,每按键一次,输出电平‘1’和‘0’交替出现。输出y接扬声器(对应174脚)。图2.2.2是已设定成功的引脚。 图2.2.2 设定成功的引脚图 (3)最后存储这些引脚锁定的信息后,必须再编译(启动Start Compilation)一次,才能将引脚锁定信息编译进编程下载文件中。此后就可以准备将编译好的SOF文件下载到实验系统FPGA中去了。 2.2. 将编译产生的SOF格式配置文件配置进FPGA中,进行硬件测试的步骤如下: (1)打开编程窗和配置文件。首先将实验系统和并口通信线连接好,打开电源。在菜单栏Tool中选择Programmer,于是弹出如图2.2.3所示的选择编程下载文件窗口,在Mode栏中有4种编程模式可以选择:JTAG、Passive Serial、Active Serial和In-Socket。为了直接对FPGA进行配置,在编程窗的编程模式Mode中选JTAG(默认),并选中打勾下载文件右侧的第一小方框。注意要仔细核对下载文件路径与文件名。如果此文件没有出现或有错,单击左侧“Add File”按钮,手动选择配置文件mux21a.sof 。 图2.2.3选择编程下载文件 (2)设置编程器。若是初次安装的Quartus II,在编程前必须进行编程器选择操作。单击图2.2.3中的Hardware Setup按钮可设置下载接口方式如图2.2.4所示,双击此页中的选项USB-Blaster之后,即选中USB-Blaster[USB.0]。单击Close按钮,关闭对话框即可。这时应该在图2.2.3的选择编程下载文件窗口的左上方显示出编程方式USB-Blaster[USB.0]。 图2.2.4 设置下载接口方式图 (3)选择编程器。究竟显示哪一种编程方式(USB-Blaster或ByteBlaster II)取决于Quartus 对实验系统上的编程口的测试。最后单击下载标符Start按钮,即进入对目标器件FPGA的配置下载操作。当Progress显示出100%,,表示下载成功。 (4)硬件测试。成功下载mux21a.sof后,选择实验电路模式5(参考附录A图A-6实验电路结构),将clock0的跳线选择频率为256Hz;将clock0的跳线选择频率为1024Hz;将键1按一下置高电平,控制扬声器输出b信号,此时频率为1024,再次按下,将键1置低电平,控制扬声器输出a信号,此时频率为256。通过控制此键1,能控制多路选择器对不同时钟的选择,从而从扬声器中能听到不同音调的声音。

文档评论(0)

annylsq + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档