第11章 门电路和组合逻辑电路.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第11章 组合逻辑电路 11.1 概述 1. 数字电路 3:数字信号的部分参数: 11.2 逻辑代数的基本知识 一. 数制与码制 1. “与”逻辑关系 2. “或”逻辑关系 3. “非”逻辑关系 “或非” 电路 1. 常量与变量的关系 吸收律 21.7 组合逻辑电路的分析与综合 21.7.1 组合逻辑电路的分析 21.7.2 组合逻辑电路的综合 21.9 编码器 21.9.2 二 — 十进制编码器 21.10 译码器和数字显示 CT74LS139型译码器 CT74LS139型译码器 20.10.2 二-十进制显示译码器 21.11 数据分配器和数据选择器 21.11.1 数据分配器 数据分配器的功能表 21.11.2 数据选择器 例:利用译码器分时将采样数据送入计算机 2-4线译码器 A B C D 三态门 三态门 三态门 三态门 总线 译码器工作,输出低电平有效。 前一页 后一页 返回 00 0 工作原理:(以A0A1= 00为例) 数据 2-4线译码器 A B C D 三态门 三态门 三态门 三态门 总线 前一页 后一页 译码器工作,输出低电平有效。 脱离总线 全为“1” 返回 前一页 后一页 引线排列图 16 15 14 13 12 11 10 9 1 2 3 4 5 6 7 8 74LS139 双 2/4 线译码器 A0、A1是输入端 Y0~Y2是输出端 S 是使能端 返回 前一页 后一页 双 2/4 线译码器 A0、A1是输入端 Y0~Y2是输出端 S 是使能端 输 入 输 出 S A0 A1 Y0 1 1 0 0 0 0 0 1 1 0 0 1 1 0 1 1 1 0 139功能表 ? ? Y1 Y2 Y3 1 1 1 0 1 1 1 0 1 1 1 0 1 1 1 S = 0时译码器工作 输出低电平有效 返回 在数字电路中,常常需要把运算结果用 十进制显示出来,这就要用显示译码器。 二 十进制代码 译码器 驱动器 显示器 前一页 后一页 返回 。 。 。 。 。 。 。 . a b c d e f g 共阴极接法 g f e d c b a 1. 半导体数码管 由七段发光二极管构成 例: 共阴极接法 a b c d e f g 0 1 1 0 0 0 0 1 1 0 1 1 0 1 g f e d c b a g f e d c b a 低电平时发光 高电平时发光 。 . 。 a b c d e f g 共阳极接法 。 。 。 。 。 。 前一页 后一页 返回 2. 七段译码显示器 前一页 后一页 Q3 Q2 Q1 Q0 a g f e d c b 译码器 二 十进制代码 7个 4位 1 0 0 1 0 1 1 1 1 1 1 (共阴极) 返回 七段显示译码器状态表 前一页 后一页 Q3 Q2 Q1 Q0 a b c d e f g 0 0 0 0 1 1 1 1 1 1 0 0 0 0 0 1 0 1 1 0 0 0 0 1 0 0 1 0 1 1 0 1 1 0 1 2 0 0 1 1 1 1 1 1 0 0 1 3 0 1 0 0 0 1 1 0 0 1 1 4 0 1 0 1 1 0 1 1 0 1 1 5 0 1 1 0 1 0 1 1 1 1 1 6 0 1 1 1 1 1 1 0 0 0 0 7 1 0 0 0 1 1 1 1 1 1 1 8 1 0 0 1 1 1 1 1 0 1 1 9 输 入 输 出 显示数码 七段显示译码器真值表 g f e d c b a 返回 将一个数据分时分送到多个输出端输出。 数据输入 控制信号 使能端 D Y0 Y1 Y2 Y3 S A1 A0 数据输出端 前一页 后一页 确定芯片是否工作 确定将信号送到哪个输出端 返回 3. 列逻辑状

您可能关注的文档

文档评论(0)

yaocen + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档