组合逻辑电路译码器.ppt

  1. 1、本文档共45页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
7448的附加控制信号:(1) 灯测试输入 7448的附加控制信号:(2) 灭零输入 小数部分:最低位是0,而且灭掉以后,输出 作为次低位的 输入信号 数字显示译码器实例 ③动态显示(补充内容) 工作原理: 【例】 用译码器74HC138设计 +5V A B C 解: 将逻辑式用最小项表达式表示: 译码器输出 Y7 Y6 Y5 Y4 Y3 Y2 Y1 Y0 S2 S1 S3 A0 74x138 A1 A2 用译码器设计组合逻辑电路 一个多输出的组合逻辑电路: ----译码器的每一个输出端代表一个最小项. F1 F2 F3 F4 [例]试用74LS138实现多输出逻辑函数: 例:利用译码器设计一个一位数的原反码电路 例:试用74LS138实现实现5-32译码器的功能 1 D A B D D S3 S2 S1 * * 译码 : 将具有特定含义的二进制代码变换(翻译)成一定的输出信号,以表示二进制代码的原意,这一过程称为译码. 实现译码功能的组合电路称为译码器 一. 二进制译码器 译码器的输入: 一组二进制代码 译码器的输出: 一组高低电平信号 4.3.2 译码器 译码是编码的逆过程,即将某个二进制代码翻译成电 路的某种状态。 二进制译码器 二—十进制译码器 显示译码器 译码器 Y0 Y1 Y2 Y3 Y4 Y5 Y6 Y7 A2 A1 A0 3-8线 1) 二极管与门阵列组成的3线-8线译码器 000 +5V 1 1 1 0 0 0 设 : “1”=H=+3V; “0”=L=0V; VDON =0.7V =+3V A2(或A1或A0)抢先导通 A2 A1 A0同时导通 0.7V 0.7V 0.7V 0.7V 0.7V 0.7V 3.7V A2 A1 A0同时导通 0.7V 将一组3位 二进制代码译成对应的8个输出信号, 即有 3 根输入线(A2, A1, A0 ),8 根输出线(Y0—Y7)。组成3线-8线译码器. 真值表 输入 输出 A2 A1 A0 Y0 Y1 Y2 Y3 Y4 Y5 Y6 Y7 0 0 0 1 0 0 0 0 0 0 0 0 0 1 0 1 0 0 0 0 0 0 0 1 0 0 0 1 0 0 0 0 0 0 1 1 0 0 0 1 0 0 0 0 1 0 0 0 0 0 0 1 0 0 0 1 0 1 0 0 0 0 0 1 0 0 1 1 0 0 0 0 0 0 0 1 0 1 1 1 0 0 0 0 0 0 0 1 逻辑表达式: 常用译码器类型: 3 线— 8线译码器 型号: 74LS138 4 线— 16线译码器 型号: 74LS154 2线— 4线译码器 型号: 74LS139 译码器:实际上是最小项产生电路 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 1 1 1 0 1 1 1 1 1 1 0 1 0 1 1 0 1 1 1 1 1 0 1 1 1 0 1 0 1 1 1 1 0 1 1 1 0 0 1 0 1 1 1 0 1 1 1 1 1 1 0 0 1 1 0 1 1 1 1 1 0 1 0 0 1 0 1 1 1 1 1 1 1 0 0 0 1 1 1 1 1 1 1 1 0 0 0 0 1 1 1 1 1 1 1 1 X X X 1 X 1 1 1 1 1 1 1 X X X X 0 A0 A1 A2 S1 输 出 输 入 74HC138的功能表: 2)74HC138:除有三个输入端外还有三个使能输入端,其中S1要求输入高电平,另外两个要求输入低电平。 附加 控制端 集成译码器实例:74HC138 15

文档评论(0)

gpcjc1996 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档