Protel DXP第9章 PCB信号完整性分析.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第9章 信号完整性分析 主要内容 本章主要讲述如何使用Protel DXP进行PCB信号完整性分析。 9.1 PCB信号完整性分析概述 Altium公司引进了世界EMC专业公司INCASES先进技术,在Protel DXP中集成了信号完整性分析工具,帮助设计者利用信号完整性分析获得一次性成功和消除盲目性,以缩短研制周期和降低开发成本。 Protel DXP包含一个高级的信号完整性仿真器,能分析PCB设计及检查设计参数,测试过冲、下冲、阻抗和信号斜率。如果PCB上任何一个设计要求(设计规则指定的)有问题,即可对PCB进行反射或串扰分析,以确定问题所在。 Protel DXP信号完整性分析与PCB设计过程为无缝连接,该模块提供了极其精确的板级分析,能检查整板的串扰、过冲/下冲,上升时间/下降时间和阻抗等问题。在PCB制造前,用最小的代价来解决高速电路设计带来的电磁兼容(EMC)等问题。 9.2 信号完整性分析规则 Protel DXP中包含了13项信号完整性分析规则,这些规则用于在PCB设计中检测一些潜在的信号完整性问题。信号完整性分析是基于布好线的PCB。 在打开的需要进行信号完整性分析的PCB文档中,首先需要执行菜单“设计”→“规则”命令,系统将打开PCB规则和约束编辑器对话窗口,如图9-1所示。在该窗口Signal Integrity选项中,设计者可以选择需要的信号完整性分析规则,并对所选择的规则进行设置。 图9-1 PCB规则和约束编辑器对话窗口 在系统默认状态下,信号完整性分析规则没有定义,当需要进行信号完整性分析时,可以选中Signal Integrity选项中的需要分析的规则项,然后右击鼠标,在弹出的快捷菜单中,选中“新建规则”命令,即可建立一个新的分析规则。双击新建立的分析规则即可进入规则设置对话窗口。 Protel DXP完整性分析规则包括以下13项。 1.激励信号(Signal Stimulus) 激励信号是在信号完整性分析中使用的激励信号的特性,如图9-2所示为激励信号属性设置对话窗口。通过该对话窗口设计者可以定义所使用的激励信号的属性,如激励信号的种类(包括单脉冲、周期脉冲和常数值),该信号起始电平(高电平或低电平),该信号的起始时间、终止时间和周期等。 2.信号过冲的下降边沿(Overshoot - Falling Edge) 信号过冲的下降边沿定义信号下降边沿允许的最大过冲值,如图9-2所示。在该对话窗口中“约束”区域设置“最大(Volts)”过冲值,还可以设置规则的作用范围。 3.信号过冲的上升边沿(Overshoot - Rising Edge) 该规则定义信号上升沿允许的最大过冲值,如图9-4所示。在该对话窗口中的“约束”区域设置信号的“最大(Volts)”过冲值,还可以设置规则的作用范围。 4.信号下冲的下降边沿(Undershoot - Falling Edge) 信号下冲的下降边沿是信号的下降沿所允许的最大下冲值,如图9-5所示。在该对话窗口中的“约束”区区域设置信号的“最大(Volts)”下冲值,还可以设置规则的作用范围。 5.信号下冲的上升边沿(Undershoot - Rising Edge) 信号下冲的上升边沿是信号的上升沿所允许的最大上冲值,如图9-6所示。在该对话窗口中的“约束”区区域设置信号的“最大(Volts)”上冲值,还可以设置规则的作用范围。 6.阻抗约束(Impedance Constraint) 阻抗约束规定了所允许的电阻的最大值和最小值。阻抗和导体几何外观及电导率、导体外的绝缘层材料以及板的几何物理分布即导体间在Z域的距离有关。上述的绝缘层材料包括板的基本材料、多层间的绝缘层以及焊接材料等。如图9-7所示。在该对话窗口中,设计者可以设置阻抗的最大值和最小值,还可以设置该规则的作用范围。 7.信号高电平(Signal Top Value) 信号高电平是信号在高电平状态时的电压值,如图9-8所示。使用该规则设置该电压的最小值,还可以设置该规则的作用范围。 8.信号基值(Signal Base Value) 信号基值是信号在低电平状态时的最小电压,如图9-9所示。该规则定义了允许的最大基值,还可以设置该规则的作用范围。 9.飞升时间的上升边沿(Flight Time- Rising Edge) 该规则定义了信号上升边沿的最大允许飞行时间,如图9-10所示。在“约束”区域定义上升边沿的最大允许时间,还可以设置该规则的作用范围。 10.飞升时间的下降边沿(Flight Time- Falling Edge) 该规则定义了信号下降边沿的最大允许飞行时间,如图9-11所示。在“约束”区域定义下降边沿的最大允许时间,还可以设置该规则的作用范围。

文档评论(0)

132****9295 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档