- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第7章 单片机系统扩展与接口技术 7.1外部总线的扩展 7.2外部存储器的扩展7.3输入/输出接口的扩展 7.4管理功能部件的扩展 7.5 A/D和D/A接口功能的扩展 7.1 外部总线的扩展 一、 外部总线的扩展 图 7.1 MCS - 51外部三总线示意图 图 7.2 地址锁存器的引脚和接口 二、总线驱动 在单片机应用系统中, 扩展的三总线上挂接很多负载, 如存储器、并行接口、A/D接口、显示接口等, 但总线接口的负载能力有限, 因此常常需要通过连接总线驱动器进行总线驱动。 总线驱动器对于单片机的I/O口只相当于增加了一个TTL负载, 因此驱动器除了对后级电路驱动外,还能对负载的波动变化起隔离作用。 在对TTL 负载驱动时, 只需考虑驱动电流的大小; 在对MOS负载驱动时, MOS负载的输入电流很小, 更多地要考虑对分布电容的电流驱动。 1. 常用的总线驱动器 系统总线中地址总线和控制总线是单向的, 因此驱动器可以选用单向的, 如74LS244。 74LS244还带有三态控制, 能实现总线缓冲和隔离。 . 系统中的数据总线是双向的, 其驱动器也要选用双向的, 如74LS245 。74LS245 也是三态的, 有一个方向控制端DIR, DIR=1时输出(An→Bn), DIR=0时输入(An←Bn)。 图 7.3 总线驱动器芯片管脚(a) 单向驱动器;(b) 双向驱动器 2. 总线驱动器的接口 图 7.4 8051与总线驱动器的接口(a) P2 口的驱动; (b) P0 口的驱动 7.2 外部存储器的扩展 7.2.1 外部程序存储器的扩展 1. 外部程序存储器的扩展原理及时序 图 7.5 MCS - 51 单片机程序存储器的扩展原理 2. EPROM扩展电路 图 7.6 2716的引脚图 2716 有五种工作方式, 见表 7.1。 表 7.1 2716工作方式选择 图 7.7 2716与8031的连接图 由图 7.7可确定2716芯片的地址范围。方法是A10~A0从全0开始, 然后从最低位开始依次加 1, 最后变为全1, 相当于211=2 048个单元地址依次选通, 称为字选。即 3. E2PROM 2864A的扩展 图 7.8 2864A管脚及原理框图(a) 管脚;(b) 原理框图 表 7.2 2864A 工作方式 (1) 维持和读出方式: 2864A的维持和读出方式与普通EPROM完全相同。 (2) 写入方式: 2864A提供了两种数据写入操作方式, 字节写入和页面写入。 (3) 数据查询方式:图 7.9 2864A与8031的接口电路7.2.2 外部数据存储器的扩展 1. 外部数据存储器的扩展方法及时序 图 7.10 MCS - 51 数据存储器的扩展示意图 2. 静态RAM扩展 图 7.11 6264 管脚图 表 7.3 6264的工作方式 图 7.12 扩展6264 静态RAM 6264的8 KB地址范围不唯一(因为A14A13可为任意值), 6000H~7FFFH是一种地址范围。当向该片6000H单元写一个数据DATA时, 可用如下指令: MOV A, #DATA MOV DPTA, #6000H MOVX @DPTR, A从7FFFH单元读一个数据时, 可用如下指令: MOV DPTR, #7FFFH MOVXA, @DPTR 7.2.3 多片存储器芯片的扩展 1. 线选法寻址 图 7.13 用线选法实现片选 各芯片的地址范围如下: 2. 译码法寻址 译码法寻址就是利用地址译码器对系统的片外高位地址进行译码, 以其译码输出作为存储器芯片的片选信号, 将地址划分为连续的地址空间块, 避免了地址的间断。 译码法仍用低位地址线对每片内的存储单元进行寻址, 而高位地址线经过译码器译码后输出作为各芯片的片选信号。常用的地址译码器是 3/8 译码器 74LS138。 译码法又分为完全译码和部分译码两种。 例 要求用 2764 芯片扩展 8031 的片外程序存储器空间, 分配的地址范围为 0000H~3FFFH。 本例采用完全译码方法。 (1) 确定片数。 因0000H ~ 3FFFH的存储空间为16 KB, 则 所需芯片数=实际要求的存储容量/单个芯片的存储容量 = 16 KB/ 8 KB = 2(片) (2) 分配地址范围。 (3) 存储器扩展连接如图 7.14 所示。 图 7.14 采用地址译码器扩展存储器的连接图 7.3 输入/输出接口的扩展 7.3.1 8255A可编程并行I/O接口 8255A具有 3 个 8 位并行I/O口, 称为PA口、 PB口和PC口。 其中P
文档评论(0)