数字电子技术基础期末考试试卷及-答案汇编.pdf

数字电子技术基础期末考试试卷及-答案汇编.pdf

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
学习 好资料 数字电⼦技术基础试题(⼀) ⼀、填空题 : (每空1 分,共 10 分) 1. (30.25) 10 = (11110.01 ) 2 = ( 1E.4) 16 。 2 . 逻辑函数 L = + A+ B+ C +D = 1 。 3 . 三态门输出的三种状态分别为: 、 和 。 4 . 主从型 JK 触发器的特性⽅程 = 。 5 . ⽤ 4 个触发器可以存储 位⼆进制数。 6 . 存储容量为 4K×8 位的 RAM 存储器,其地址线为 12 条、数据线为 8 条。 1. (30.25) 10 = ( 11110.01 ) 2 = ( 1E.4 ) 16 。 2 . 1 。 3 . ⾼电平、低电平和⾼阻态。 4 . 。 5 . 四。 6 . 12 、 8 ⼆、选择题: (选择⼀个正确的答案填⼊括号内,每题 3 分,共 30 分 ) 1.设下图中所有触发器的初始状态皆为 0,找出图中触发器在时钟信号作⽤下 , 输出电压波形恒为 0 的是:( C )图。 更多精品⽂档 学习 好资料 2.下列⼏种 TTL 电路中,输出端可实现线与功能的电路是( D )。 A、或⾮门 B 、与⾮门 C 、异或门 D 、OC 门 3.对 CMOS 与⾮门电路,其多余输⼊端正确的处理⽅法是( D )。 A、通过⼤电阻接地( 1.5K Ω) B、悬空 C、通过⼩电阻接地( 1K Ω) B、 D 、通过电阻接 V CC 4. 图 2 所⽰电路为由 555 定时器构成的( A )。 A、施密特触发器 B 、多谐振荡器 C 、单稳态触发器 D 、T 触发器 5.请判断以下哪个电路不是时序逻辑电路( C )。 A、计数器 B 、寄存器 C、译码器 D 、触发器 6.下列⼏种 A/D 转换器中,转换速度最快的是( A )。 A、并⾏ A/D 转换器 B 、计数型 A/D 转换器 C、逐次渐进型 A/D 转换器 B、 D 、双积分 A/D 转换器 7.某电路的输⼊波形 u I 和输出波形 u O 如下图所⽰,则该电路为( C )。 A、施密特触发器 B 、反相器 C 、单稳态触发器 D、JK 触发器 8.要将⽅波脉冲的周期扩展 10 倍,可采⽤( C )。 A、10 级施密特触发器 B、10 位⼆进制计数器 C 、⼗进制计数器 B、D、10 位 D/A 转换器 更多精品⽂档 学习 好资料 9、已知逻辑函数 与其相等的函数为( D )。 A、 B 、 C 、 D 、 10、⼀个数据选择器的地址输⼊端有 3 个时,最多可以有( C )个数据信号输出。 A、4 B 、6 C 、8 D 、16 三、逻辑函数化简 (每题 5 分,共 10 分) 1、⽤代数法化简为最简与或式 Y= A + 2、⽤卡诺图法化简为最简或与式 Y= + C +A D,约束条件: A C + A CD+AB=0 四、分析下列电路。 (每题 6 分,共 12 分) 1、写出如图 1 所⽰电路的真值表及最简逻辑表达式。 图 1 2、写出如图 2 所⽰电路的最简逻辑表达式。 更多精品⽂档 学习 好资料 图 2 五、判断如图 3 所⽰电路的逻辑功能。若已知 u B =-2

您可能关注的文档

文档评论(0)

考试资料大全 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档