第三章计算机硬件工作原理知识点.docVIP

第三章计算机硬件工作原理知识点.doc

  1. 1、本文档共11页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第三章-计算机硬件工作原理知识点 ———————————————————————————————— 作者: ———————————————————————————————— 日期: 第三章 计算机硬件工作原理知识点 1.cpu的组成:P49 运算器和控制器(寄存器组、cache) 2.cpu的功能:P48 操作控制、指令控制、时间控制、数据加工 3.指令系统是:P52 是一台计算机所能执行的全部指令的集合 4.时序控制方式有几种,简述之:P62 同步控制方式:各项操作与统一的时序信号同步。基本特征:将操作时间划分为许多时钟周期,周期长度固定,每个时钟周期完成一步操作。 异步控制方式:是指各项操作按其需要选择不同的时间,不受统一的时钟周期的约束,各操作之间的衔接与各位件之间的信息交换采取应答方式。基本特征:在异步控制所涉及的范围内,没有统一的时钟周期划分和同步定时脉冲,但存在着申请、响应、询问、回答一类的应答关系。 联合控制方式:同步控制和异步控制相结合的方式。在功能部件内部采用同步方式或以同步方式为主的控制方式,在功能部件之间采用异步方式。 5.指令周期是:P61 是指从取指令、分析取数到执行完该指令所需的全部时间。 6.微程序控制是:P64 第一是将控制器所需要的微命令以代码形式编成 HYPERLINK "" \t "_blank" 微指令,存入一个用ROM构成的控制存储器中。当机器运行时,一条又一条地读出这些微指令,从而产生全机所需要的各种操作控制信号,使相应部件执行所规定的操作 。这一思想的关键是将存储逻辑引入了CPU。第二是将各种机器指令的操作分解成若干微操作序列。每条微指令包含的微命令控制实现一步操作。这一思想将程序技术引入CPU的构成级。 7.简述存储器的几种分类:P67 按存储器在计算机系统中的作用分类: 高速缓冲存储器、主存储器、辅助存储器 按存取方式分类:随机存取存储器、只读存储器、顺序存取存储器、直接存取存储器 按存储介质分类:磁芯存储器、半导体存储器、磁表面存储器、光存储器 按信息的可保存性分类:易失性和非易失性 8.存储器的三层存储体系是指:P69 Cache、主存、辅存 9.主存的主要性能指标有:P69 容量、存取速度、主存带宽、存储器的可靠性 补充:什么是基本记忆单元?P70 计算机中通常把寻址单位叫存储单元。一个存储单元可以存放一个数据字或者一个字节。一个存储单元由若干个基本的记忆单元(存储元)组成,一个记忆单元(存储元)存放一位二进制数。 10.简述主存分为哪两类,这两类又分别如何分类:P72 RAM(随机存储器)、ROM(只读存储器) RAM分为SRAM(静态随机存储器)、DRAM(动态MOS随机存储器) ROM分为掩模型ROM、可编程只读存储器(PROM)、可改写可编程只读存储器(EPROM)、电擦除可编程只读存储器(E2PROM) 11.SRAM和DRAM分别靠什么来存贮信息: SRAM利用双稳态触发器来存储信息 DRAM利用MOS管栅极电容来存储信息 它们的区别: 静态存储器(SRAM):读写速度快,生产成本高,多用于容量较小的高速缓冲存储器。 动态存储器(DRAM):读写速度较慢,集成度高,生产成本低,多用于容量较大的主存储器。 静态和动态存储器芯片特性比较     SRAM        DRAM 存储信息   触发器    电容 破坏性读出     非     是 需要刷新    不要       需要  运行速度   快 慢 存储成本   高     低 动态存储器的定期刷新:在不进行读写操作时,DRAM 存储器的各单元处于断电状态,由于漏电的存在,保存在电容CS 上的电荷会慢慢地漏掉,为此必须定时予以补充,称为刷新操作 12.如果用4K*4bit的芯片组成16K*8bit的存储器,简述如何组织芯片:P73 要使用16K*8bit /4K*4bit=8片芯片 采用字位扩展方式, 13.上题中的存储器,需要多少根地址线,多少根数据线,地址寄存器有多少位,数据寄存器有多少位? 地址线为14根,数据线为8根。地址寄存器是14位,数据寄存器有8位。 14.高速缓冲存储器是:P81 在计算机存储系统的层次结构中,是介于中央处理器和主存储器之间的高速小容量的一级存储器。由静态存储芯片(SRAM)组成, 15:高速缓冲存储器的功能:P81 用来存放那些近期需要运行的指令和数据,目的是为了提高CPU对存储器的访问速度。 16:简述高速缓冲存储器的工作原理(可图解辅助): Cache的工作原理是基于程序访问的局部性(通俗说就是把经常用到的数据放在一个高速的cache里面) 根据程序的局部性原

文档评论(0)

134****7338 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档