第34讲 第十九章 基本逻辑电路(二)(2010年新版).doc

第34讲 第十九章 基本逻辑电路(二)(2010年新版).doc

  1. 1、本文档共12页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
19.2 译码器 19.2.1 基本译码器 译码是编码的反过程,是将给定的二进制代码翻译成编码时赋予的原意,完成这种功能的电路称为译码器。译码器是多输入、多输入出的组合逻辑电路。 2线–4线译码器 设A0、A1为译码电路的输入变量,输出信号分别为~,它们的有效电平为低电平。当输入代码分别为00、01、10、11时,分别输出低电平。 另外,设置一个使能输入端,且当=0时,允许译码器工作,否则译码器被禁止。于是,可列出译码器的功能表如表所示。 表:2线–4线译码器功能表 由功能表可写出各输出端的逻辑表达式为 ???????????????? 19.2.2二进制译码器 二进制译码器将输入的个二进制代码翻译成个信号输出,又称为变量译码器。3位二进制译码器代码输入的是3位二进制代码A2A1A0,输出是8个译码信号Y0~Y7 表 3位二进制译码器的真值表 A2 Y0 Y1 Y2 Y3 Y4 Y5 Y6 Y7 0 0 0 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 1 1 0 0 0 0 0 0 0 0 1 0 0 0 0 0 0 0 0 1 0 0 0 0 0 0 0 0 1 0 0 0 0 0 0 0 0 1 0 0 0 0 0 0 0 0 1 0 0 0 0 0 0 0 0 1 0 0 0 0 0 0 0 0 1 逻辑图如图所示。 集成二进制译码器和门电路配合可实现逻辑函数,其方法是:首先将函数值为1时输入变量的各种取值组合表示成与或表达式,其中每个与项必须包含函数的全部变量,每个变量都以原变量或反变量的形式出现且仅出现一次,由于集成二进制译码器大多输出为低电平有效,所以还需将与或表达式转换为与非表达式,最后按照与非表达式在二进制译码器后面接上相应的与非门即可。 图 3位二进制译码器 19.2.3二-十进制译码器 把二-十进制代码翻译成10个十进制数字信号的电路称为二-十进制译码器,其输入是十进制数的4位二进制编码A3~A0,输出的是与10个十进制数字相对应的10个信号Y9~Y0。8421 码译码器的真值表如表所示,逻辑表达式分别为: 表 8421码译码器的真值表 A3 Y9 Y8 Y7 Y6 Y5 Y4 Y3 Y2 Y1 Y0 0 0 0 0 0 0 0 1 0 0 1 0 0 0 1 1 0 1 0 0 0 1 0 1 0 1 1 0 0 1 1 1 1 0 0 0 1 0 0 1 0 0 0 0 0 0 0 0 0 1 0 0 0 0 0 0 0 0 1 0 0 0 0 0 0 0 0 1 0 0 0 0 0 0 0 0 1 0 0 0 0 0 0

文档评论(0)

yuguanyin2015 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档