同步时序电路的设计.ppt

  1. 1、本文档共57页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
同步时序逻辑电路设计 目的与要求: 1.掌握同步时序电路的设计方法 2.通过举例、做练习掌握方法。 重点与难点: 1.同步时序电路的状态设定、状态化筒、状态分配 2.同步时序电路设计中驱动方程的求解 3.能否自启动的判断 同步时逻辑电路设计 同步时序电路的设计是分析的逆过程。是根据对设计要求 分析得到的状态图,设计出同步时序逻辑电路的过程。 设计步骤: 1.根据设计要求,设定状态,画出原始状态转换图 2.状态化简 3.状态分配,列出状态转换编码表 4.选择触发器的类型,求出状态方程、驱动方程、输出方程 5.根据驱动方程和输出方程画逻辑图。 6.检查电路有无自启动能力 1.建立原始状态图 原始状态图:直接从设计命题的文字描述得到的状态图 状态图和状态表能反映同步时序电路的逻辑功能,所以 它是设计同步时序电路的依据 建立原始状态图的步骤: ●假定一个初态So。 从S0出发,每加入一个要记忆的输入信号,就用其次态 记忆”,并标出相应的输出值 (该次态可能是S0本身,也可能是另一个已有的状态,也可 能是新增的状态。) ●重复直到没有新的状态出现,并且从每个状态出发,输入 的各种可能取值引起的状态转移一一考虑 例1.按下图作出101序列检测器的Meay型原始状态图和状 态表。(当输入序列出现101时,输出z=1,否则z=0) 序列检测器 0 0 解:电路必须记住1、10、101三种输入情况,因此把需要 记忆的每一种输入情况与电路的一个状态相对应 假定电路的初始状态为So 1)输入X=1,电路状态由S0转移到S1,输出Z=0 2)再输入X=0,电路状态由S1转移到s2,输出Z=0 3)接着输入Ⅹ=1,电路状态由S2转移到S3,输出Z=1。 由此可得部分状态图。(只考虑了输入“101”的情况, 实际上当电路处于某一状态时,输入X可能为1,也可能为0 因此这个状态图是不完整的,称部分原始状态图。) 4)由部分原始状态图,对每个状态进行分析得到完整的原始 状态图,根据原始状态图可得到原始状态表 口当电路处于初始状态So,若输入为0,电路应停留在Sσ,因 为“101”序列不是从0开始 口当电路处于S1态时(已经收到1序列),若输入为1,状态 应保持S1,因为它可能是下一个“101”的开始。 口当电路处于S2态时(已经收到10序列),若输入为0,则不 是要检测的序列,电路返回到S0态,准备重新开始检测101 序列。 口当电路处于S3态时(已经收到101序列),若输入为1,则 可能是另一个101的开始,应转移到S1态;若输入为0,从给 定的典型输入输出序列看,输入序列101中最后的“1”可能 是新的101序列中的第一个1,因此状态应从S3转移到s2,而 不是转移到

文档评论(0)

134****9146 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档