触发器与时序逻辑电路精品.ppt

  1. 1、本文档共59页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第14章触发景和肘序逻辑电路 14.1双稳态触发器 142寄存器 14.3计数器 本章要求: 1掌握R-S、J-K、D触发器的逻辑功能及 不同结构触发器的动作特点。 2掌握寄存器、移位寄存器、二进制计数器 十进制计数器的逻辑功能,会分析时序逻辑 电路 :55:4日 时序逻辑电路的特点: 电路的输出状态不仅取决于当时的输入信号, 而且与电路原来的状态有关,当输入信号消失后, 电路状态仍维持不变。这种具有存贮记忆功能的 电路称为时序逻辑电路 下面介绍双稳态触发器,它是构成时序电路 的基本逻辑单元。 争争令争命命令令命命争争争争争争命争争命争令争令●争 :55:4日 41双热态触发悉 双稳态触发器: 是一种具有记忆功能的逻辑单元电路,它能储存 位二进制码 特点 1、有两个稳定状态一“0”态和“1”态 2、能根据输入信号将触发器置成“0”或“1”态; 3、输入信号消失后,被置成的“0”或“1”态能 保存下来,即具有记忆功能。 :55:4日 141.1R-S触发器 1.基本R-S触发器(由与非门构成) 两个稳定状态: 正常情况下,两输出端的状态保持相反。 Q=1,Q=0时,称为“1”状态; 两互补输出端 Q=0,Q=1时,称为“0状态; 两个输入(低电平有效): 反馈线 Sn:直接置位端或直接置1端 Rn:直接复位端或直接置0端&G1 &G2 输出与输入的逻辑关系: Q=8回Q③两输入嘲(意 :55:4日 分析逻辑功能 Q O Q=RDO (1)SD=1,RD=0置0 Q=0c=1Q=11=0a 0 1 (2)SD=0,RD=1置1 g1 &G2 Q=0Q=1=1=0 (3)Sp=1,RD=1保持1 0 0=10=0 Q=10=g (4)Sp=0,RD=0Q=Q=1禁止 :55:

文档评论(0)

130****9768 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档