传输线理论和信号完整性分析.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
传输线理论与 信号完整性分析 传输线理论 §1什么是传输线 什么是传输线呢?任何2个有长度的导体就是传输线,如下图所示 对于传输线,要彻底忘记“地”的概念,所谓的地不过是信号的 回路径。所以传输线就是由信号路径和其返回路径构成的. Signal path/ Dk eturn 信号在传输线上的传播速度到底是多少呢?假定传输线介质的介电常数为4空 气中信号的速度为3000,000km每秒,即30cm/nsec那么在介质中的速度 就为 传输线理论 多长的走线才是传输线? 这和信号的传播速度有关,在FR4板材上铜线条中信号速 度为6in/ns。简单的说,只要信号在走线上的往返时间大于 信号的上升时间,PCB上的走线就应当做传输线来处理。 对于传输时间信号上升时间的线路,由于对信号的影响 微乎其微,所以在此不做讨论。 假设有一段60英寸长的PCB走线,如图1所示,返回路径是 PCB板内层靠近信号线的地平面,信号线和地平面间在远端开 路 在这段走线上加一个上升时间为1ns的信号,在最初的1ns 时间,信号在线条上还是走了6英寸。 传输线理论 §2传输线令人迷惑的阻抗 阻抗是什么?和电阻有什么不同?为什么经常会说50欧姆阻抗, 巧5欧姆阻抗的概念?初学者可能会被这一系列问题困扰。电阻是直 流特性,不考虑电感和电容效应。而在交流信号的时候则需要考虑 电感和电容,阻抗也一般就是指交流阻抗。那什么是特征阻抗呢 ( Characteristic Impedance)?先了解一下什么是瞬时阻抗 instantaneous impedance)吧。 因为在信号线条和返回地平面间存在寄生电容,如下图所示 当信号向前传播过程中,A点处电压不断不变化,对于寄生电容来 说,变化的电压意味着产生电流,方向如图中虚线所示。因此信号 感受到的阻抗就是电容呈现出来的阻抗,寄生电容构成了电流回流 的路径。信号在向前传播所经过的每一点都会感受到一个阻抗,这 个阻抗是变化的电压施加到寄生电容上产生的,通常叫做传输线的 瞬态阻抗。 传输线理论 每个单元传输的时间△t=△x Z=电压/通过电流 C=CL*△X(CL=单位长度电容) I=△Qt=(v*CL*△x*V)△x=W*CLV 最终的出:z=V/=V/*cL=1/y*CL 瞬时阻抗的特点是 ++1++++ 和电容成反比 看上去像电阻 只和自身内在的特性有关 由止可知 和长度无关 传线克度大,贝钝密支大,贝阻抗小 特征阻抗是均匀传输线的瞬时阻抗, 具有瞬时阻抗的所有特点。所谓的均匀输小则钝小则槟要大 传输线,诸如PCB上的微带线,和同轴 电缆等等。 特征阻抗z0=1/(*CL 介馬厚度是加,则电容戒小,则抗熠大 传输线理论 §3.传输线差分/共模阻抗和奇模/偶模阻抗之间的关系 传输线差分阻抗和共模阻抗概念比较容易理解,但是奇模偶模 阻抗概念比较难理解 奇模和偶模是相对于地来说的,以地作为参考面。而差分线是相 对于2根线之间的关系来说的。下图是奇模和偶模的模型图: M①a 奇模(odd)是两个相位相反的电压信号, 偶模(even)是两个相位相同的信号。 如果差分和共模的情况的话,如下图所示 2×T orrrereraea Z 对于差分信号来说,差分信号阻抗是奇模阻抗的2倍。 对于共模信号来说,共模信号阻抗是偶模阻抗的一半。 传输线理论 54避免传输线串扰的8个设计原则 1在走线约束允许的情况下,应该使每根线之间的间距S尽量的大 *这个很容易理解,线之间的间距大,其分布电容电感之间的影响就小,电 磁场耦合也会变小 2在满足阻抗要求的情况下,应该使传输线和参考平面间的距离越小 越好(减小H)。这样做会让传输线和参考平面更紧密的耦合,减少 临近线的千扰 设计中要尽量减小H,但也不是无限制的,还受到制造工艺的 3对于关键信号(例如时钟信号)用差分走线,如果系统设计允许的 话 差分信号的共模抑制好,能有效的抑制临近线的干扰。但是很多时候系统 设计就是单端模式 MI SIgmal byer FRi DielecrcILI M2 Ground planci sIgnal luger 1s(DC Power plane 传输线理论 4如果不同层的信号存在严重的干扰(如M3和M4之间),那么走 线时要让这2层走线方向垂直 这是通常的基本原则。相互垂直的线,电场和磁场也分别是相互垂直的 以减少相互间的串扰 5如果可能的话,信号走带状线或者嵌入式微带线,以减少传播速 度变化的影响。 带状线的传播速度是不受串扰影响的,而微带线会受串扰影响。传输线传 播速度变化会引起时序问题,所以尽量走嵌入式微带线 6减少线之间平行距离的长度。走线应该使平行长度尽量短,使网 络间耦合的部分尽量小 7合理分布板子上元件,使走线的拥挤程度最低 8使用慢的

文档评论(0)

bokegood + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档