《无线传感器网络设计与应用》(第6周)单元测验和硬件开发平台教案.doc

《无线传感器网络设计与应用》(第6周)单元测验和硬件开发平台教案.doc

  1. 1、本文档共6页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
扬州工业职业技术学院教案 序号 11 周次 6 授课形式 讲授 授课章节名称 无线传感器网络单元测验 教学目的 1、检测学生对无线传感网络理论知识的掌握程度 教学重点 教学难点 使用教具 无 课外作业 课后体会 无线传感器网络单元测验 姓名 学号 班级 得分 简述题(共10题,每题10分) 简述什么是无线通信,什么是短距离无线通信以及短距离无线通信的特点 简述什么是物联网,物联网中的关键技术有哪些? 简述无线传感器网络的协议栈和OSI模型。 简述平面型路由协议和层次型路由协议的优缺点 简述无线传感器网络MAC协议的功能 简述拓扑控制的目的以及目前的主要研究方向 简述到达时间法测距的原理并画图 简述时间同步在无线传感网络中的作用以及基本思想 简述传感器网络网络层遭受网络攻击的主要类型 10,简述zigbee网络拓扑的形式和工作原理 扬州工业职业技术学院教案 序号 12 周次 6 授课形式 讲授 授课章节名称 第十章 CC2530硬件开发平台 教学目的 1、通过讲解,让同学们掌握 cc2530硬件开发平台的硬件资源,了解片上系统的各个外设模块,以及相关的软件开发平台操作内容。 教学重点 1、cc2530硬件开发平台的硬件资源 教学难点 1、cc2530硬件开发平台的硬件资源 使用教具 无 课外作业 到网上查阅cc2530硬件开发平台的硬件资源的相关内容和基本知识 课后体会 通过讲解,同学们掌握了cc2530硬件开发平台的硬件资源。完成了教学任务,达到了教学效果。 授课主要内容 [旧课复习与新课引入] 上一节课我们把无线传感器网络理论部分内容已经讲授完毕,这次课我们进入实践教学部分,在这次课中,我们要介绍ti公司的物联网芯片cc2530,这是一款专门用于zigbee开发的射频单片机。 [新课讲解] CC2530片上资源介绍 8051CPU简介 1,增强型8051内核使用标准的8051指令集。因为以下原因指令执行比标准的8051更快:每个指令周期是一个时钟,而标准的8051每个指令周期是12个时钟。消除了总线状态的浪费。因为一个指令周期与可能的内存存取是一致的,大多数单字节指令在一个时钟周期内执行。 , 2,具有丰富的定时器模块,16位定时器支持典型的定时/计数功能,比如输入捕获,输出比较和PWM功能。定时器有五个独立的捕获/比较通道。每个通道定时器使用一个I/O引脚。定时器用于范围广泛的控制和测量应用当中,可用的五个通道的正计数/倒计数模式将允许诸如电机控制应用的实现。 3,直接存取访问( DMA)控制器可以用来减轻8051CPU内核传送数据操作的负担,从而实现在高效利用电,源的条件下的高性能。 只需要CPU极少的干预, DMA控制器就可以将数据从诸如 ADC或RF收发器的外设单元传送到存储器。DMA控制器协调所有的 DMA传送,确保 DMA请求和CPU存储器访问之间按照优先等级协调、合理地进行。 DMA 控制器含有若干可编程的DMA通道,用来实现存储器-存储器的数据传送MA控制器控制整个 XDATA存储空间的数据传送。由于大多数 SFR寄存器映射到 DMA存储器空间。 4,ADC模块支持多达14位的模拟数字转换,具有多达12位的ENOB(有效数字位)。它包括一个模拟多路转换器,具有多达8个各自可配置的通道;以及一个参考电压发生器。转换结果通过DMA写入存储器。 5,RF内核控制模拟无线电模块。另外,它在MCU和无线电之间提供一个接口,这可以发出命令、读取状态和自动对无线电事件排序。FSM子模块控制 RF收发器的状态、发送和接收 FIFO,以及大部分动态受控的模拟信号,比如模拟模块的上电/掉电。 FSM用于为事件提供正确的顺序(比如在使能接收器之前执行一个FS校准)。而且, 它为来自解调器的输入帧提供分布的处理:读帧长度,计算收到的字节数,检查FCS,最后成功接收帧后,可选的处理自动传输ACK帧。它在TX执行类似的任务,包括在传输前执行一个可选的CCA,并在接收一个ACK帧的传输结束后自动回到RX。最后, FSM控制在调制器/解调器和RAM的TXFIFO/RXFIFO之间传输数据。调制器把原始数据转换为I/Q信号发送到发送器DAC。这一行为遵守IEEE802.15.4标准。解调器负责从收到的信号中检索无线数据 二,CPU的存储空间 CPU结构有四个不同的存储空间,CPU有单独的存储空间用于程序存储和数据存储。 2530存储空间如下: CODE:一个只读的存储空间,用于程序存储。这一存储空间地址是64KB。 DATA: 一个读/写的数据存储空间, 可以直接或间接被一个单周期CPU指令访问。 这一存储空间地址是256字节。 D

文档评论(0)

autohhh + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档