第2章eda——大规模可编李程逻辑器件.ppt

  1. 1、本文档共63页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第2章EDA——大规模可编程逻辑器件;2.1 可编程逻辑器件概述; 2.1.1 PLD的发展进程 ;80年代初,Lattice公司推出了;80年代中期,Xinlinx公司推出了;可编程逻辑器件PLD的发展历程; 2.1.2 PLD的种类及分类方法;3.从可编程特性上分类;与门 阵列;一. 阵列交叉点的逻辑表示;2.可编程连接;3. 编程后熔丝烧断;二. 二极管与门和或门电路; 2. 或门电路;三. 与阵列的PLD表示;编程后实现 的与阵列表示;四. 或阵列的PLD表示;实现 f = P1+P3 的PLD表示;A;下图列出了连接的三种特殊情况:; 下图给出最简单的PROM电路图,右图是左图的简化形式。;(1)与固定、或编程:PROM;1. 与固定、或编程:(PROM);2. 与、或全编程; 每个交叉点都可编程;各种PLD的结构特点;六. 输入缓冲器和反馈缓冲器;七.输出极性可编程的异或门;编程后熔丝保留,输出高有效,即;编程后熔丝烧断,输出低有效,即;八. 地址可编程的数据选择器(MUX);2. 四选一数选器(4:1MUX);九. 可编程的数据分配器;十. 激励方式可编程的时序记忆单元;十一. 双向输入/输出和反馈输入的逻辑表示;三态缓冲器禁止的双向I/O反馈输入的阵列表示;2.2 复杂可编程逻辑器件(CPLD) ;1.逻辑阵列宏单元;2. I/O控制模块;与PAL兼容的CPLD的I/O控制模块结构;逻辑宏单元;2.2.2 Alteral 公司的器件产品;2.3 现场可编程门阵列 (FPGA) ;2.3.2 FPGA的配置模式;表2.7 XC2000/XC3000/XC3100及XC4000系列的配置模式 ; 2.3.3 FPGA器件性能;PLCC(Plastic Leaded Chip Carrier,塑料方形扁平封装) PQFP(Plastic Quad Flat Pack,塑料四方扁平封装) TQFP(Thin Quad Flat Pack,四方薄扁形封装) RQFP(Power Quad Flat Pack,大功率四方扁平封装) BGA(Bal Grid Array(Package),球形网状阵列(封装)) PGA(Ceramic Pin Grid Array(Package),陶瓷网状直插阵列(封装);XC3164 PC 84-4 C;XC3164 PC 84-4 C;第五项: C表示环境温度范围。;PROM大小是指配置数据所需的PROM大小(单位为bit)。 输出驱动电流: XC2000和XC3000系列为4 mA; XC3100/A为8 mA: XC3100L为4 mA; XC4000/A/D/E/EX为12 mA; XC4000H为24 mA: XC4000L为4 mA; XC5200和XC6200为8 mA; XC8100为24 mA。;2.4 在系统可编程(ISP)逻辑器件 ;ISP功能提高设计和应用的灵活性;边界扫描测试技术BST;2.5 FPGA和CPLD的开发应用选择;FPGA与CPLD的区别;FPGA与CPLD的区别;FPGA与CPLD的区别;FPGA与CPLD的区别;在应用开发中一般应考虑以下几个问题:; 4.FPGA/CPLD的选择; 5. FPGA和CPLD封装的选择;

文档评论(0)

173****1616 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档