- 1、本文档共31页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
§9.5 采样/保持器(电路);一、采样/保持器的工作原理
采样/保持器是指在输入逻辑电平的控制下,处于“采样”和“保持”两种工作状态的电路。;最基本的采样/保持器的构成
模拟开关
存储元件(保持电容)
缓冲放大器
图中,K为模拟开关;CH为保持电容;A为缓冲放大器;而Vc为模拟开关控制信号,确定采样还是保持的状态。;二、采样/保持器的类型和主要性能参数
1、采样/保持器的类型
采样/保持器按结构可分为两种基本类型:串联型和反馈型。;当开关闭K合时,输入信号Vi通过A1对CH高速充电,CH的电压将跟踪Vi的变化;当开关K断开时,采样/保持器从跟踪状态变为保持状态,CH没有放电回路,在理论上CH的电压将一直保持在K断开瞬间Vi的值上。
优点:结构简单。
缺点:失调电压为两个运放失调电压之和,且比较大,影
响采样/保持器的精度;同时,跟踪速度也比较低。;反馈型采样/保持器
反馈型采样/保持器的基本结构如下图所示。其输出电压V0反馈到输入端,使A1和A2共同组成一个跟随器。;闭环控制电路中, 包含在环内的干扰都可以通过反馈而有效消除。因此,反馈型采样/保持器的失调电压是运放A1的失调电压, 而A2的失调电压被消除,所以它的精度要高于串联型采样/保持器,被普遍使用。
开关K2的设置是为了提高动态性能。若无K2,保持阶段A1处于开环状态,当转入采样时,需要一定的延时才能跟踪输入信号的变化,使采样/保持器的性能变差。
另外,与保持电容CH串联的电阻r,用于抑制电路可能产生的振荡,但r一般取值较小,为几十欧姆。保持电容CH一般取为0.01-0.1μF,且为吸收效应小的电容器。
为了进一步提高保持阶段的精度,可在电路结构上进行改进,如电容校正型采样/保持器,这里不作更多讨论。;2、采样/保持器的主要能能参数
1)孔径时间 TAP :保持命令发出到到模拟开关有效切断所经历的时间,称为孔径时间。事实上,由于这个时间的存在,实际保持值与希望输出值之间存在一定误差,称为孔径误差。
如果保持命令与A/D转换命令同时发出, 转换值将不是保持值。为了量化的准确,最好在发出保持命令后延迟一段时间,等采样/保???器输出稳定后再启动A/D转换。
当输入信号频率较低时,孔径时间对采样精度影响小。;2)孔径时间不确定性△TAP : 指孔径时间的变化范围。 孔径时间使采样时间延迟,如果每次采样的延迟时间都相同,则对总的采样结果的精确性不会有影响;但如果孔径时间是变化的,则对精度就会造成影响。改变保持命令发出时间, 可消除孔径时间。 因此,仅需考虑△TAP对精度及采样频率的影响。
3)捕捉时间TAC:当采样/保持器从保持状态转换为跟踪状态时,其输出从所保持的值到达当前输入信号的值所需的时间,包括逻辑控制开关的延迟、到达稳定值的建立时间以及保持到终值的跟踪时间等。该时间影响采样频率的提高而对转换精度无影响。;4)保持电压的下降:当采样/保持器处于保持状态时,由于保持电容器CH的漏电流使保持电压值下降,下降率:
式中,I为保持电容器的漏电流。
5)馈送:在采样/保持器处于保持状态时,保持电容器CH上的电压应与输入电压Vi无关。但由于断开的模拟开关K存在寄生电容CS,输入电压Vi的交流分量将通过 CS加到 CH;例:用采样/保持芯片AD582 和A/D转换芯片AD0804组成一个采集系统。 已知AD582的捕捉时间TAC=6μs,孔径时间TAP=50ns,ADC的转换时间TCONV=100μs,时钟频率为640kHz。计算系统可采集的最高输入信号频率。
解:根据香浓采样定理,一个有限带宽的模拟信号可以在某个采样频率下重新恢复而不丧失任何信息,该采样频率应至少两倍于信号的最高频率,所以;三、采样/保持器集成芯片
常用的集成采样/保持芯片有多种,这里只介绍AD582。该芯片是美国Analog Devices公司生产的通用型采样/保持器。由一个高性能运放、低漏电阻的模拟开关和一个结型场效应管集成的放大器组成,采用14脚双列直插式封装。;AD582的特性如下:
1)有较短的捕获时间,最短达6μs,电容越大,捕获时间越长,它影响采样频率。
2)有较高的采样/保持电流比,可达107,该值是电容充电电流与保持模式电容漏电流之比,表征采样/保持器的质量。
3)有较高的输入阻抗,约30M 。
4)有可达±Us输入信号电平,适用于12位A/D转换器。
5)有相互隔离的模拟地、数字地,提高了抗干扰能力。
6)有差动式逻辑驶入端。
7)可与任何独立的运算放大器连接。;AD582的实用电路:
下图是输出不反向,电路增益可由外接电阻来选择,增益为 。;四、电路设计中应注意的问题
1、接地:采样保持器是一
您可能关注的文档
- 第九章 串行通信接口.ppt
- 第九章齿轮传动上课.ppt
- 第九章串行通信及接口电路.ppt
- 第九章光纤通信.ppt
- 第三章屏幕英语.ppt
- 第三章数据通信基本知识.ppt
- 2024年金卤灯项目资金申请报告代可行性研究报告.docx
- 2024年智能压力校验仪项目资金需求报告代可行性研究报告.docx
- 2024年旅游客车项目资金申请报告代可行性研究报告.docx
- 2024年电力GIS项目投资申请报告代可行性研究报告.docx
- 2024年激光测距仪项目资金申请报告代可行性研究报告.docx
- 2024年果蔬制品项目资金需求报告代可行性研究报告.docx
- 2024年儿童补钙项目资金筹措计划书代可行性研究报告.docx
- 2024年冻土共振柱试验机项目资金需求报告代可行性研究报告.docx
- 2024年金属钴粉项目资金筹措计划书代可行性研究报告.docx
- 2024年沙发床项目资金需求报告代可行性研究报告.docx
- 2024年鲟鱼项目资金需求报告代可行性研究报告.docx
- 2024年氢氧化钾项目资金需求报告代可行性研究报告.docx
- 2024年直播化妆品项目资金申请报告代可行性研究报告.docx
- 2024年汽车维修项目资金筹措计划书代可行性研究报告.docx
文档评论(0)