时序逻辑电路_(4).pptxVIP

  1. 1、本文档共87页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第六章 时序逻辑电路主要内容: 时序逻辑电路的分析和设计 计数器、寄存器、移位寄存器6.1 概述一、时序逻辑电路的特点功能上:任一时刻的输出不仅取决于该时刻的输入,还与电路原来的状态有关。例:串行加法器,两个多位数从低位到高位逐位相加 2. 电路结构上 ①包含存储电路和组合电路 ②存储器状态和输入变量共同决定输出外部输入信号外部输出信号 XZ状态信号组合电路驱动信号 输出方程: Z(tn)=F[X(tn),Q (tn)]存储电路 驱动方程: W(tn)=G[X(tn),Q (tn)]QW 状态方程: Q(tn+1)=H[W(tn),Q (tn)]二、时序电路的一般结构形式与功能描述方法可以用三个方程组来描述:三、时序逻辑电路分类根据触发器状态转换情况的不同分为:1.同步时序逻辑电路: 所有触发器的时钟输入端都连接同一个时钟脉冲CLK ,或者说所有触发器状态的改变都发生在同一时钟脉冲CLK的上升沿或者下降沿到来的时刻。2.异步时序逻辑电路 时钟脉冲CLK只接部分触发器的时钟输入端,其余触发器则由电路内部信号触发。四、时序逻辑电路逻辑功能表示方法 时序逻辑电路的逻辑功能主要可用逻辑方程式、状态表、状态图、时序图4种方式表示。1) 逻辑方程式输出方程 :电路的输出信号方程。驱动方程 :各触发器输入端信号的方程。状态方程 :各触发器的输出方程,即Q端的方程。xQQ*z0011010110010001 2) 状态表 状态表是将外加输入信号和触发器的现态作为输入,次态和电路输出信号作为输出,反映输入、输出信号间对应取值关系的表格。如表所示。状 态 表 3) 状态图 状态图是反映时序电路状态转换规律及相应输入、输出取值情况的几何图形。 圆圈内表示电路的一个状态,箭头表示电路状态的转换方向(由现态→次态),箭头线上方标注的x/z为输入/输出信号取值。 状态转换图4) 时序图 时序图也就是触发器工作波形图, 它形象地表达了输入信号、输出信号、电路状态等的取值在时间上的对应关系。 这4种时序电路的表示方法从不同侧面突出了时序电路逻辑功能的特点,它们本质上是相通的,可以互相转换。五、 时序逻辑电路的一般分析方法(1) 分析逻辑电路组成。 分析电路由什么类型触发器组成,是CLK时钟脉冲上升沿触发还是下降沿触发的触发器;有无外加输入信号;有无组合门电路和输出信号;是异步时序电路还是同步时序电路。(2)写出方程(存储电路:触发器)时钟方程:仅对异步电路来说 ,是时钟脉冲输入端的方程。如:CLKn=驱动方程:各触发器输入端的方程:如D=1,D=x,或D=Q输出方程:时序电路的输出信号方程,通常为现态的函数。 (3)求状态方程 时序逻辑电路的状态方程由各触发器次态Q*的方程组成。将各触发器输入端的驱动方程代入相应触发器的特性方程中,可得到该触发器的次态方程。 (4) 列状态表(状态转换真值表) 将外加输入信号和现态作为输入,次态和电路输出信号作为输出,列出状态转换真值表。 (5) 画状态图或时序图。 (6) 电路功能描述。 根据电路的状态表或状态图说明给定时序逻辑电路的逻辑功能。 时序电路的分析步骤框图:时钟方程、驱动方程、输出方程分析逻辑电路组成21电路图3(计算)状态表、或画状态图或时序图判断电路逻辑功能54状态方程JQJQJQCCLK(1)(2)(3)KQ‘KQ’KQ‘时序逻辑电路分析实例例1、分析图示电路的逻辑功能。 设起始状态是Q3Q2Q1=000。 解:(1)分析电路组成。 该电路的存储器件是3个下降沿触发的JK触发器,组合器件是与门。无外加的输入信号,输出信号为C,各触发器使用同一个CLK脉冲触发,这是一个同步时序电路,不用列时钟方程。 JQJQJQCCLK(1)(2)(3)KQ‘KQ’KQ‘11 (2)写驱动方程和输出方程。 J1= J2= J3= K1= K2= K3=  C=JQJQJQCCLK(1)(2)(3)KQ‘KQ’KQ‘ 3) 求状态方程。 将驱动方程代入JK触发器的特性方程可得: (4) 将输入信号和现态的各种取值组合代入状态方程, 得到状态表如表所示。各触发器的初始状态是000CLK c 0 0 0 0 0 1100001020 1 0 0 0 10 1 030 1 140 1 11 0 051

文档评论(0)

dididadade + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档