数字电子试题.pdf

  1. 1、本文档共14页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
实用文档 1. (共14 分)用四选一数据选择器设计一个三委员表决电路, 多数同意则通过。允许使用必要的门电路。要求列出真值表,写 出表达式,画出逻辑图。图 1 为数据选择器的逻辑符号。 F A 1 四选一 MUX E A 0 D0 D 1 D2 D 3 图 1 2. (共8 分)由十进制计数器 74160 构成的逻辑电路如图 2 所示, 画出状态转化图,分析其功能。 图 2 3. (共14 分)一个同步计数器的波形如图 3 所示。画出此计数 器的状态转换图; 选用 JK触发器设计此计数器, 写出主要设计过 程。 CP Q1 Q0 图 3 . 实用文档 1、写出图 1 中各触发器的输出 Q0 和 Q1 的函数表达式,画出 Q0 和 Q1 对 应 CP 的 波 形 , 设 触 发 器 的 初 始 状 态 均 为 0 。 2 、已知电路及 CP0 、CP1 的波形如图 2 所示, RD 为异步清零端。设触发 器的初态均为 0 ,试画出输出端 Q0 和 Q1 的波形。 . 实用文档 3.试用 74161 及必要的门电路设计一计数器完成图 3 所示的计数循环, 74161 逻辑符号如图所示。 图 3 . 实用文档 Q0 Q1 Q2 Q3 P QCC T 74161 LD CP C D0 D1 D2 D3 r 4. 时序逻辑电路如图所示。 (1)写出该时序电路的驱动方程、状态方程、输出方程; (2 )画该电路的状态转换图; (3 )试对应 X 的波形(如图 5 所示),画 Q0、Q1 和 Z 的波形; (4 )说明该电路的功能。

文档评论(0)

130****5554 + 关注
官方认证
内容提供者

文档下载后有问题随时联系!~售后无忧

认证主体文安县滟装童装店
IP属地河北
统一社会信用代码/组织机构代码
92131026MA0G7C0L40

1亿VIP精品文档

相关文档