电工电子综合试验(2-).docxVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
电工电子综合试验(2-) 电工电子综合试验(2-) PAGE 电工电子综合试验(2-) 目录 一.各设计单元的设计过程及逻辑图 1 信号源电路 2 计时器电路 3清零电路 4校分电路(具有防抖功能) 5报时电路 二.逻辑总图 三.体会及建议 四.所用元件部分功能表及引脚布局 五.参考文献 一.各设计单元的设计过程及逻辑图 1 信号源电路 逻辑图如下: 利用NE555定时器设计成555触发器,可得矩形波。 输出矩形波周期: tp1=τcln3= tp2 =τfdln2≈ T=tp1+tp2=(R1+2R2)C 将图中电阻和电容的数值代入上式,可得T=。 QUOTE 在经过CD4040的分频之后,即可得到频率(近似)为1Hz,2Hz,500Hz,1000Hz的时钟信号。 2 计时器电路 逻辑图如下: (此处V1替代信号源单元用于调试,为了使电路稍微简单一些使用了多个VDD和地线) 设计过程: 两个CD4518分别对应分和秒的个位和十位,秒在1001时应进位,直接用个位的高位接在十位的下降沿时钟端,在1001回到0000时产生下降沿,达到进位。分计时器同理。 十位的控制利用两个与非门来控制,经过BC与非再与非将空余一个输入,正好用于统一清零功能的实现,在秒进位到分时,秒的复位信号就是分的进位信号。 3清零电路 逻辑图: 利用十位剩余的与非门输入连在清零开关,即可在开关接高电平时正常计数低电平时清零;个位清零则利用开关信号自己与非来控制,同样可以达到开关接高电平时正常计数低电平时清零。这样就可以实现统一清零的功能。 4校分电路(具有防抖功能) 逻辑图: 将开关信号与秒信号与非后再接入4518计数器,这样就可以在开关接高电平时,信号正常输入,而当开关接低电平时计数器秒信号始终为1,计数停止。 利用与非门将校分信号与秒进位到分的信号与非,最后接回分的输入信号端,就可以实现正常计数和快速校分。 利用D触发器实现防抖功能。如图,正常计时状态下,开关连接高电平,此时Q端输出高电平,总输出端的信号与秒的十位进位信号相同。当开关连接低电平时,Q端输出低电平,总输出端输出信号为2Hz的时钟信号。这样就可以消除开关在转换状态时产生抖动信号,产生跳数的现象。 5报时电路 逻辑图: 电路每小时进行一次报时,从59分53秒开始报时,每隔一秒发一声,共三声低音、一声高音。即59分53秒、59分55秒、59分57秒为低音,59分59秒为高音。实际上,需要在某一时刻报时,就将该时刻输出为“1”的信号作为触发信号,选通报时脉冲信号,进行报时即可。 因此有: 时刻 分十位 分个位 秒十位 秒个位 音高 频率 m8m7m6m5 m4m3m2m1 s8s7s6s5 s4s3s2s1 59分53秒 0101 1001 0101 0011 低 约500Hz 59分55秒 0101 1001 0101 0101 低 约500Hz 59分57秒 0101 1001 0101 0111 低 约500Hz 59分59秒 0101 1001 0101 1001 高 约1000Hz 对于分的十位个位和秒的十位,在鸣响的时候给出的信号应该是一样的。所以公示中有共同项m7m5m4m1s7s5,剩下的就是考虑秒个位的区别在s1为1时,s3,s2中有一个为1即发出500HZ的低声鸣响,在s4为1时发出1000HZ的高声鸣响。因此,总结得出公式为: F ,其中F为最后要传到扬声器中的信号,f3为500HZ信号,f4为1KZ的信号。即可实现报时功能。 二.逻辑总图 三.体会及建议 首先,要熟悉电路图,对计时器的各种功能进行分析,并且结合所学知识及所给的元器件来设计电路,分块设计并调试好。 其次,实验线路连接要有层次,有条理。电路分块搭接,电源,地线首先搭好。连线长短要合适,避免交叉,使电路整齐,便于调试和检查。增强安全意识,电路出现问题迅速断电,避免造成元器件损坏。实际元件的管脚布局与模拟逻辑图有些相差比较大,使得电路更为乱,因此在连接电路时应该注意管脚对应和布线的简洁。 总体上,搭接电路时,应分块接,先接计数器部分,再接上清零部分,以及校分部分,以上三个部分应该每接好一个就即时用电路板上的时钟信号调试,若出现错误就可以检查排除;然后再接信号源部分,利用电路板上的指示灯测试1Hz,2Hz的信号,再接在之前的电路上;最后接上报时电路(因为报时电路相对于其他各部分是独立的)。 这样分块搭接调试可以很快发现和解决问题,比整体接好在调试省去很多不必要的麻烦。 在电路的改进和比较方面,我想提出几点: 1、CD4518 用同步连接方式代替异步连接方式。 同步连接方式的优点是在完成同样功能的前提下,同步电路具有速度快,不容易产生竞争冒险的优点。缺点是在数字钟电路中,通过对比两种连接方式的电路图,可以明

文档评论(0)

137****9939 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档