74LS195芯片资料手册.pdfVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
54195/74195 4 位移位寄存器 (并行存取,J -K 输入) 54S195/74S195 54LS195/74LS195 195 为 4 位双向移位寄存器,共有 54195/74195 、 逻辑符号: 54S195/74S195,54LS195/74LS 195 三种线路结构形式。 其主要电特性的典型值如下: 型号 fm PD 54 195/74 195 39MHz 195mW 54S195/74S195 105MHz 350mW 54LS195/74LS195 39MHz 70mW 当清除端 (CLEAR )为低电平时,输出端 (QA ~QD ) 均为低电平。 当移位/置入控制端(S LOAD)为低电平时,并在并 行数据输入端(A -D )送入数据,在时钟(CLOCK ) 上升沿作用下,QA ~QD 与A -D相一致。此时串行数据 __ (J 、K )被禁止。 当S LOAD为高电平,在CLOCK上升沿作用下进行右 __ 移操作,数据由J 、K 送入。 引出端符号 双列直插封装 CLOCK 时钟输入端 CLEAR 清除端(低电平有效) A -D 并行数据输入端 J 串行数据输入端 __ K 串行数据输入端(低电平有效) QA ~QD 输出端 __ Q D 互补输出端 S LOAD 移位控制/置入控制 (低电平有效) 三毛电子世界三毛电子世界 极限值 电源电压 7V 输入电压 54/74195 ,54/74S195 5.5V 54/74LS195 7V 工作环境温度 54 ××× -55~125℃ 74 ××× -0~70℃ 储存温度 -65℃~150℃ 时序图 功能表 三毛电子世界三毛电子世界 逻辑图 推荐工作条件: 54/74 195 54/74S195 54/74LS195 单位 最小 额定 最大 最小 额定 最大 最小 额定 最大 电源电压VCC 54 4.5 5 5.5 4.5 5 5.5 4.5 5 5.5 V 74 4.75 5 5.25 4.75 5 5.25 4.75 5 5.25 输入高电平电压ViH 2 2 2 V 输入低电 平 电压 54 0.8 0.8

文档评论(0)

养乐多 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档