- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第1页/共17页I0Y2I1I23 位二进制编码器Y1I3I4I5Y0I6I7一、二进制编码器用 n 位二进制代码对 N = 2n 个信号进行编码的电路3 位二进制编码器(8 线- 3 线)编码表输 出输 入Y2 Y1 Y0输出输入I0I1I2I3I4I5I6I70 0 00 0101 0 I0 ? I7 是一组互相排斥的输入变量,任何时刻只能有一个端输入有效信号。01 11 0 0Y2 = I4 + I5 + I6 + I7函数式1 01Y1 = I2 + I3+ I6 + I71 1 01 1 1Y0 = I1 + I3+ I5 + I7第一页,编辑于星期三:十五点 二十七分。第2页/共17页Y0 Y1 Y2Y0 Y1 Y2≥1≥1≥1I1I0 I7 I6 I5 I4 I3I2 函数式逻辑图— 用或门实现— 用与非门实现第二页,编辑于星期三:十五点 二十七分。第3页/共17页2. 3 位二进制优先编码器优先编码:允许几个信号同时输入,但只对优先级别最高的进行编码。优先顺序:I7 ? I0编码表函数式输 入输 出 I7 I6 I5 I4 I3 I2 I1 I0 Y2 Y1 Y0 1 ? ? ? ? ? ? ? 1 1 1 0 1 ? ? ? ? ? ? 1 1 0 0 0 1 ? ? ? ? ? 1 0 1 0 00 1 ? ? ? ? 1 0 0 0 00 0 1 ? ? ? 0 1 1 0 00 0 0 1 ? ? 0 1 0 0 00 0 0 0 1 ? 0 0 1 0 00 0 0 0 0 1 0 0 0第三页,编辑于星期三:十五点 二十七分。第4页/共17页Y0Y2Y1111≥1≥1≥11111I4I7I6I5I3I2I1I011111111逻辑图输入输出为反变量输入输出为原变量第四页,编辑于星期三:十五点 二十七分。第5页/共17页I0I2I4I6I8I1I3I5I7I9Y0Y1Y2Y3二-十进制编码器二、二-十进制编码器用 4 位二进制代码对 0 ~ 9 十个信号进行编码的电路1. 8421 BCD 编码器2. 8421 BCD 优先编码器3. 集成 10线 -4线优先编码器(74147 74LS147)三、几种常用编码1. 二-十进制编码8421 码 余 3 码2421 码5211 码 余 3 循环码 右移循环码2. 其他循环码(反射码或格雷码)ISO码ANSCII(ASCII)码第五页,编辑于星期三:十五点 二十七分。第6页/共17页A0Y0A1Y1二进制译码器……An-1Ym-1译码器(Decoder)编码的逆过程,将二进制代码翻译为原来的含义一、二进制译码器 (Binary Decoder) 输入 n 位二进制代码输出 m 个信号 m = 2n如: 2 线 — 4 线译码器3 线 — 8 线译码器4 线 — 16 线译码器第六页,编辑于星期三:十五点 二十七分。第7页/共17页A0Y00 0 03 位二进制译码器Y10 0 1A10 1 0…0 1 1A2Y71 0 01 0 11 1 01 1 11. 3位二进制译码器 ( 3 线 – 8 线)0 0 0 0 0 0 01 0 0 0 0 0 01 00 0 0 0 01 0 00 0 0 01 0 0 00 0 01 0 0 0 0真值表0 01 0 0 0 0 001 0 0 0 0 0 0函数式1 0 0 0 0 0 0 0第七页,编辑于星期三:十五点 二十七分。第8页/共17页1110111111111110101111111111101111111101011111111011111111011111Y7Y6Y5Y4Y3Y2Y1Y0A2A2A1A1A0A0111111A0A2A10110101010110001010110103 线 - 8 线译码器逻辑图— 输出低电平有效工作原理:第八页,编辑于星期三:十五点 二十七分。第9页/共17页VCC Y0 Y1
文档评论(0)