集成门电路与触发器.pptxVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
集成门电路与触发器; 如果集成逻辑门是以单极型晶体管(只有一种极性的载流子:电子或空穴)为基础的,则称为单极型集成逻辑门电路。目前应用得最广泛的是金属—氧化物—半导体场效应管逻辑电路(MOS:Metal Oxide Semiconductor)。MOS电路又可分为: PMOS(P沟道MOS); NMOS(N沟道MOS); CMOS(PMOS—NMOS互补)。;100个以下:小规模集成电路 ( Small Scale Integration :SSI ) ;§3.2 正负逻辑的概念;§3.3 TTL门电路;;;;1. 体积大、工作不可靠。;二、TTL与非门;+5V;;;“与非”门;TTL与非门在使用时多余输入端处理:;2.或非门;3.与或非门;4.集电极开路门(OC门);;OC门可以实现“线与”功能。;四、三态门;E=1时的工作情况:;输出高阻;;作业:P91 3.3 ;§3.4 触发器;一、基本R-S触发器(可用来存储一位二进制数);RD=0, SD=1时;RD=1, SD=0时;RD=1, SD=1时;RD=0, SD=0时;(1)触发器是双稳态器件,只要令RD=SD=1,触发器即保持原态。稳态情况下,两输出互补。一般定义Q为触发器的状态。;RS触发器;平时常为 1;(2)CP=0时;(4)RS触发器的功能表;R、S不相等时,信息传送路径的形象化表达:;例:画出RS触发器的输出波形 。假设Q的初始状态为 0。; (5)同步R-S触发器的小结;逻辑符号;(D)同步触发器存在的问题——空翻;D触发器;CP=0时,a、b门被堵,输出保持原态:;; ;D触发器也称D锁存器,有集成组件的产品,如74LS77(4位锁存器)、74LS75(4位双稳态锁存器),等等。;三、边沿触发方式的触发器(边沿触发器);D型触发器;;(3) CP正沿之后: 设正沿前D=1, c=1、d=0被d、b记忆,维持d=0反馈到c的输入,阻塞D的变化对c的影响,c=1。输出Q不变。;(3) CP正沿之后: 设正沿前D=0, c=0、d=1被c、a记忆,维持c=0反馈到a的输入,阻塞D的变化对a的影响,a=1。输出Q不变。;(4)触发器的直接置0和置1端;例.已知上升沿D触发器的输入,画出输出波形图。;JK触发器;A;A;功能表;四、比较电位触发和边沿触发器;五、主从触发方式的触发器;由两级同步RS触 发器串联组成。 G1~G4组成从触 发器,G5~G8组 成主触发器。 CP 与CP’互补, 使两个触发器工 作在两个不同的 时区内。;(2)工作原理;注: CP=1时,R、S同时由1变为0,则主触发器的状态不定;接着CP=0后,从触发器的状态也是不定的。;2.主从JK触发器 (1)电路结构;(2)功能表;(3)主从JK触发器的一次翻转 ;第65页/共76页;注:;作业: ;六、应用举例;;;;使用时,直接删除本页!;使??时,直接删除本页!;使用时,直接删除本页!;若有一按钮被按下,比如第一个钮。;感谢您的观看!

文档评论(0)

kuailelaifenxian + 关注
官方认证
文档贡献者

该用户很懒,什么也没介绍

认证主体太仓市沙溪镇牛文库商务信息咨询服务部
IP属地上海
统一社会信用代码/组织机构代码
92320585MA1WRHUU8N

1亿VIP精品文档

相关文档