- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
《EDA技术及应用》实训报告
实训题目:多功能信号发生器的设计
1 系统设计
1.1 设计要求
1.1.1 设计任务
设计并实现一个基于FPGA的多功能信号发生器。
1.1.2 性能指标要求
1、能够产生两种以上输出波形(正弦波、三角波、锯齿波等)。
2、输出的波形的频率允许有多种选择。
3、输出波形的幅度在1V~5V范围内。
4、输出的波形能够用示波器测量。
1.2 设计思路及设计框图
1.2.1设计思路
多功能信号发生器的原理框图如图1所示。其中,fenpinqi是分频器,用于对FPGA实验平台上提供的50MHz的主频率进行分频,以得到满足多功能信号发生器设计需要的时钟频率,clk是50MHz的主频率输入端,frectrl是步长控制端,当frectrl为0或1时,分别控制分频器的分频比,分频结果由clkout端输出。lpm_counter256是参数可设置的计数器,用于产生rom_sin、rom_fb、rom_sjb、rom_jcb的8位地址,并从q[7..0]端输出。lmp_rom0是参数可设置的只读存储器,用于存放多功能信号发生器的波形数据信号,其地址输入端adderss[7..0]接于计数器的输出端q[7..0],通过地址的改变从存储器中逐步地取出波形数据,经D/A转换后产生模拟波形输出。mux04是根据给定的输入地址代码,从一组输入信号中选出指定的一个送至输出端的组合逻辑电路的多路选择器。
1.2.2总体设计框图
图一(多功能信号发生器原理框图)
2 各个模块程序的设计
经过对波形发生器的功能分析,决定将系统分为两大模块,分别为(1)函数发生模块和(2)调控模块。函数发生模块包括:正弦波模块、三角波模块、方波模块、锯齿波模块;调控模块包括:计数器模块、分频模块、选波模块和输入输出控制模块(各模块代码见附录2)。
各模块图片:
3 调试过程
打开Quartus?(Quartus?Prime?18.1)?Lite?Edition软件并创建新工程,选择正确芯片,完成各个模块的设计并进行分频器代码的编写,完成后进行编译,并进行波形的仿真,最后在EDA测试仪上进行波形的调试,若代码有误则对代码进行修改直至波形无误且可调为止。完成后即可进行验收
4 功能测试
4.1 测试仪器与设备
1、Quartus?(Quartus?Prime?18.1)?Lite?Edition
2、EDA测试仪
4.2 性能指标测试
经过EDA测试仪的波形仿真,发现了其能实现方波、锯齿波、正弦波和三角波的输出以及调频。
5 实训心得体会
在这次的实训过程中,我完成了多功能波形发生器的制作与调试,不仅对软件的操作有了更加深入的了解,也体会到了编写代码的艰巨,总体来说收获良多。由于?VHDL?语言具有支持大规模设计和再利用已有设计等优点,因此使用?VHDL?语言来设计数字系统已成为一种潮流。采用?EDA?技术,实现了各种波形的产生,且波形平滑,无毛刺,质量高,输出波形的频率可调范围宽,可等步进调节且步进小。人机界面经过精简,按键少且操作方便。
6 参考文献
例:[1] 谢自美.电子线路设计·实验·测试(第二版).武汉:华中科技大学出版社,2000
附录
附录1:仿真波形图(部分模块)
附录2:程序清单
分频器代码:
module fenpinqi(clkin,clkout,frectrl);
input clkin;
input[1:0]frectrl;
output reg clkout;
reg[24:0] temp1,temp2;
always @(posedge clkin)
begin
case(frectrl)
b00:temp1=1;
b01:temp1=5;
b10:temp1=10;
b11:temp1=25;
endcase
end
always @(posedge clkin)
begin
if(temp2==temp1)temp2=25d0;
else temp2=temp2+1b1;
end
always @(posedge clkin)
begin
if(temp2==temp1) clkout=1d1;
else clkout=1d0;
end
Endmodule
正弦波代码:
module rom_sina
address,
clock,
q);
input [7:0] address;
input clock;
output [7:0] q;
`ifndef ALTERA_RESERVED_QIS
// synopsys tra
文档评论(0)