微型计算机技术及应用(第四版)习题解答.pdfVIP

微型计算机技术及应用(第四版)习题解答.pdf

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
微型计算机技术及应⽤(第四版)习题解答 微型计算机技术及应⽤习题解答 第⼀章微型计算机概述 1.1微处理器、微型计算机和微型计算机系统三者之间有什么不同? 答:①微处理器是微型计算机的核⼼,是微型计算机的⼀部分。它是集成在⼀块芯⽚上的CPU ,由运算器和控制器组成。 ②微型计算机包括微处理器、存储器、I/O接⼝和系统总线,是微型计算机系统的主体。 ③微型计算机系统包括微型计算机、外设及系统软件三部分。 1.2累加器和其他通⽤寄存器相⽐,有何不同? 答:许多指令的执⾏过程以累加器为中⼼;输⼊/输出指令⼀般也以累加器来完成 1.3 16位微机和32位微机的内存容量最⼤时分别是多少? 16位有20条地址总线,所以是2的20次⽅1MB 如8086和8088 有的16位是24条地址总线是2的24次⽅16MB如80286 32位的是2的32⽅吃⽅是4GB 附带64位的是2的36次⽅ 第⼆章8086微处理器 2.1段寄存器CS=1200H ,指令指针寄存器IP=FF00H,此时,指令的物理地址为多少?指向这⼀物理地址的CS值和IP值是唯 ⼀的吗? 答:1.该指令的物理地址=CS×10H+IP=21F00H 。 2.指向这⼀物理地址的CS值和IP值不是唯⼀的。 2.2状态标志和控制标志有何不同?程序中是怎样利⽤这两类标志的?8086的状态标志和控制标志分别有哪些? 答:1.不同之处在于:状态标志由前⾯指令执⾏操作的结果对状态标志产⽣影响,即前⾯指令执⾏操作的结果决定状态标志的 值。控制标志是⼈为设置的。 2.利⽤状态标志可进⾏计算和判断等操作。利⽤控制标志可对某⼀种特定功能(如单步操作、可屏蔽中断、串操作指令运⾏的 ⽅向)起控制作⽤。 3.8086的状态标志有:SF、ZF、PF、CF、AF和OF计6个。 8086的控制标志有:DF、IF、TF计3个。 2.3总线周期的含义是什么?8086/8088的基本总线周期由⼏个时钟组成?如⼀个CPU 的时钟频率为24MHz ,那么,它的⼀个 时钟周期为多少?⼀个基本总线周期为多少?如主频为15MHz呢?(后2问课本上没有) 答:1.总线周期的含义是总线接⼝部件完成⼀个取指令或传送数据的完整操作所需的最少时钟周期数。 2.8086/8088的基本总线周期由4个时钟周期组成。 3.当主频为24MHz时, φ=1/24MHz≈41.7ns, 总=4 φ≈167ns。 4.当主频为15MHz时, φ=1/15MHz≈66.7ns, 总=4 φ≈267ns。 2.4在总线周期的T1、T2、T3、T4状态,CPU分别执⾏什么动作?什么情况下需要插⼊等待状态T W?T W在哪⼉插⼊?怎样 插⼊? 答:1.在总线周期的T1、T2、T3、T4状态,CPU分别执⾏下列动作: ①T1状态:CPU往多路复⽤总线上发出地址信息,以指出要寻找的存储单元或外设端⼝的地址。 ②T2状态:CPU从总线上撤销地址,⽽使总线的低16位浮置成⾼阻状态,为传输数据做准备。总线的⾼4位(A19~A16)⽤来输 出本总线周期的状态信息。 ③T3状态:多路总线的⾼4位继续提供状态信息。低16位(8088为低8位)上出现由CPU 写出的数据或者CPU从存储器或端⼝读 ⼊的数据。 ④T4状态:总线周期结束。 2.当被写⼊数据或者被读取数据的外设或存储器不能及时地配合CPU传送数据。这时,外设或存储器会通过“READY”信号线 在T3状态启动之前向CPU发⼀个数据未准备好的信号”,于是CPU会在T3之后插⼊⼀个或多个附加的时钟周期T W。 3.T W插在T3状态之后,紧挨着T3状态。 4.插⼊的T W状态时的总线上的信息情况和T3状态的信息情况⼀样。当CPU 收到存储器或外设完成数据传送时 发出的准备好”信号时,会⾃动脱离T W状态⽽进⼊T4状态。 2.5CPU启动时,有哪些特征?如何寻找8086/8088系统的启动程序? 答:1.CPU启动时,有以下特征: ①内部寄存器等置为初值; ②禁⽌中断(可屏蔽中断) ; ③从FFFF0H开始执⾏程序; ④三态总线处于⾼阻状态。 2.8086/8088系统的启动程序从FFFF0H单元开始的⽆条件转移指令转⼊执⾏。 2.6BHE信号和A0信号是通过怎样的组合解决存储器和外设端⼝的读/写的?这种组合决定 了8086系统中存储器偶地址体及奇地址体之间应该⽤什么信号来区分?怎样区分? 3.当A0=0时选中偶地址体,A0=1时选中奇地址体。 2.7在中断响应过程中,8086往8259A发的两个INTA信号分别起什么作⽤? 答:第⼀个负脉冲通知外部设备的接⼝,它发出的中断请求已经得到允许;外设接⼝收到第⼆个负脉冲后

文档评论(0)

166****9181 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档