《数字逻辑第4版》习题答案.pptVIP

  1. 1、本文档共71页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
(2)F=Σm(0,3,8,9,10,11)+Σd (1,2,5,14,15) 10 11 01 00 10 11 01 00 CD AB 1 1 1 1 1 1 d 四选一 D0=1 D1=0 D3=0 D2=1 d d d d 29、分别用四选一和八选一数据选择器实现下列逻辑函数。 D0 D1 D2 D3 A0 A1 F A B S 1 0 1 0 1 1 1 1 1 1 d d d d d 10 11 01 00 10 11 01 00 CD AB 八选一 D0=1 D1=1 D3=0 D2=0 D6=0 D7=d D5=1 D4=1 (2)F=Σm(0,3,8,9,10,11)+Σd (1,2,5,14,15) A B C D F 0 0 0 0 1 0 0 0 1 d 0 0 1 0 d 0 0 1 1 1 0 1 0 0 0 0 1 0 1 d 0 1 1 0 0 0 1 1 1 0 1 0 0 0 1 1 0 0 1 1 1 0 1 0 1 1 0 1 1 1 1 1 0 0 0 1 1 0 1 0 1 1 1 0 d 1 1 1 1 d F = 1 D0 = 1 F = 1 D1 = 1 F = 0 D2 = 0 F = 0 D3 = 0 F = 1 D4 = 1 F = 0 D6 = 0 F = d D7 = d F = 1 D5 = 1 D0 D1 D2 D3 D4 D5 D6 D7 A0 A1 A2 S F 1 0 1 0 d 1 0 1 A B C 35、试设计一个加/减法器,该电路在控制信号X的控制下进行加、减运算,当X=0时,实现全减器功能;当X=1时,实现全加器功能。 解:逻辑抽象 输入信号 X : 控制信号,X=0(减法),X=1(加法) Ai,Bi : 本位的运算数 Ci : 来自低位的进位/借位 输出信号 Si : 本位的结果 Ci+1 : 向高位的进位/借位 列出真值表 11 111 0 00 110 0 00 101 0 10 100 0 01 011 0 11 010 0 11 001 0 00 000 0 Si Ci+1 Ai Bi Ci X 11 111 1 01 110 1 01 101 1 10 100 1 01 011 1 10 010 1 10 001 1 00 000 1 Si Ci+1 Ai Bi Ci X 全加器 全减器 S XA BC 00 00 01 01 11 11 10 10 XA BC 00 00 01 01 11 11 10 10 Ci+1 11 111 0 00 110 0 00 101 0 10 100 0 01 011 0 11 010 0 11 001 0 00 000 0 Si Ci+1 Ai Bi Ci X 11 111 1 01 110 1 01 101 1 10 100 1 01 011 1 10 010 1 10 001 1 00 000 1 Si Ci+1 Ai Bi Ci X 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 S XA BC 00 00 01 01 11 11 10 10 XA BC 00 00 01 01 11 11 10 10 Ci+1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 2 钟控RS触发器如图所示,试根据CP、R、S画出Q端波形。触发器起始状态为“0”。 CP Q 0 R S 5 试根据图所示JK触发器和CP及J、K的波形,画出Q端的波形。触发器起始状态为“0”。 下降沿JK触发器 CP J K Q 0 8 上升沿触发的边沿D触发器的输入波形如图所示。试画出Q端的波形。触发器起始状态为“0”。 CP D Q 0 10 试画出图所示电路中Q1和Q2的波形,并说明该电路的功能。触发器起始状态为“0”。 CP A 下降沿JK触发器 CP2=CP , J2=Q1 , K2=1, Q1 0 Q2 0 CP1=A , J1=K1=1 , RD1= Q2, 3、分析图6-79所示同步时序电路,列出状态表,作出状态图。设Q端起始状态为0,试写出对应输入序列X的输出序列Z。 解:(

文档评论(0)

粱州牧 + 关注
实名认证
文档贡献者

资料收集自互联网,若有侵权请联系删除,谢谢~

版权声明书
用户编号:8036120077000004

1亿VIP精品文档

相关文档