2009级数字电子技术自控类A卷.pdfVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
课程编号:ELC06010 北京理工大学 20 10-20 11 学年第二学期 级数字电子技术基础 试题( 卷) 2009 A A 注:试题答案必须写在答题纸上,在试卷和草稿纸上答题无效 班级 学号 姓名 成绩 一、 (10 分)将下列各式化简为最简与或式。 ⎧ Y(A,B,C,D) = ABC + ABD + ABD + ABCD 1. ⎪ ⎨ AB + AC = 0 约束条件 ⎪ ⎩ 2 . F (A,B,C,D) = ∑m(0,3,7,11,12,14) + ∑φ (1,2,8,15) 二、 (25 分)综合题 1. 图2-1 所示电路中,OC 门输出低电平VOL=0.3V 时的最大灌电流 IOL=16mA , 输出高电平 VOH=3.6V 时的漏电流 IOH=2uA ;各负载门输入高电平时的漏电流 IIH=40uA ,输入低电平时的电流IIL=1mA 。分析说明上拉电阻R 的取值范围。 图2-1 2. 如果用 A/D 转换器将 0∼50°C 范围的温度转换为数字量,要求精确到 0.1°C, 那么至少需要 位的 A/D 转换器。8 位 D/A 转换器输出模拟电压的最大 值为 10V,其最小分辨电压VLSB= V 。 3. 已知图 2-2 (a )所示电路的输入波形如图 2-2 (b )所示,试对应 CP 及输入 信号 A 画出 Q 的波形。 (a ) b) 图2-2 4. 图2-3 (a )~ (d )为输入信号UI 及其对应输出信号 UO 的波形图,说出产生 各对应波形的电路名称。 (d ) 图2-3 5. 三、 (10 分)图3 所示 74LS154 为 4-16 线译码器,片选端SA 和SB 低电平有效。试用此器件和必要的门电路,设计如下多 输出逻辑函数,要求写明设计过程,画出连线图。 ⎧ F = ABD + AD(B ⊕C ) ⎪ 0 ⎨ F = ABCD + ABC ⎪ ⎩ 1 图3 四、 (16 分)图 4 所示电路中,A 为输入变量,CO 为进位输出。要求分析 电路,写出其驱动方程、状态方程及输出方程,画出状态转换图,指明电路 逻辑功能。 图4 五、 (12 分)图 5 所示电路中,74LS 160 为同步 10 进制加法计数器,其功 能如表 5 所示,试用该器件及必要的门电路设计一个带 进位输出的可控进制计数器:当 M=0 时为 47 进制;当 M=1 时为 65 进制。要求(1)利用其进位输出端及预置 端实现设计;(2 )写出设计过程;(3 )画出电路图,并 标出计数脉冲输入端及进位输出端。 图5 表 5 74LS160 的功能表 CP LD CTP CTT 工作状态

文档评论(0)

185****2755 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档