EDA技术与Verilog HDL入门课件.pptxVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
《EDA技术与Verilog HDL》 第1章 概 述1.1 EDA技术及其发展20世纪70年代 EDA技术发展的几个阶段 20世纪80年代 20世纪90年代 进入21世纪, EDA技术得到了更大的发展,突出表现在九个方面 1.2 EDA技术实现目标1.2 EDA技术实现目标1. 可编程逻辑器件FPGA/CPLD2. 半定制或全定制ASIC(1)门阵列ASIC (2)标准单元ASIC (3)全定制芯片 3. 混合ASIC1.3 硬件描述语言Verilog HDL目前常用的HDL主要有: VHDL Verilog HDL SystemVerilog System CVerilog支持各种模式的设计方法:自顶向下与自底向上或混合方法 优势:▲ 语法比Verilog严谨 ▲有很好的行为级描述能力和一定的系统级描述能力不足:▲代码比较冗长 ▲对数据类型匹配要求过于严格 ▲对版图级、管子级这些较为底层的描述级别 与Verilog相比1.4 其他常用硬件描述语言VHDLSystemVerilog System C 1.5 HDL综合1.5 HDL综合1.6 基于HDL的自顶向下设计方法 1.7 EDA技术的优势(1)大大降低设计成本,缩短设计周期。(2)有各类库的支持。(3)极大地简化了设计文档的管理。(4)日益强大的逻辑设计仿真测试技术。(5)设计者拥有完全的自主权,再无受制于人之虞。(6)软件平台支持任何标准化的设计语言;良好的可移植与可测试性,为系统开发提供了可靠的保证。(7)能将所有设计环节纳入统一的自顶向下的设计方案中。(8)在系统板设计结束后仍可利用计算机对硬件系统进行完整的测试。1.8 EDA的发展趋势(1)超大规模集成电路的集成度和工艺水平不断提高,在一个芯片上完成系统级的集成已成为可能。(2)工艺线宽的不断减小,在半导体材料上的许多寄生效应已经不能简单地被忽略。这就对EDA工具提出了更高的要求,也使得IC生产线的投资更为巨大。这一变化使得可编程逻辑器件开始进入传统的ASIC市场。(3)市场对电子产品提出了更高的要求,从而对系统的集成度不断提出更高的要求。同时,设计的速度也成了一个产品能否成功的关键因素,这促使EDA工具和IP核应用更为广泛。(4)高性能的EDA工具得到长足的发展,其自动化和智能化程度不断提高,为嵌入式系统设计提供了功能强大的开发环境。(5)计算机硬件平台性能大幅度提高,为复杂的SoC设计提供了物理基础。思考题1-1 EDA技术与ASIC设计和FPGA开发有什么关系?1-2 与软件描述语言相比,Verilog 有什么特点?1-3 什么是综合?有哪些类型?综合在电子设计自动化中的地位是什么?1-4 在EDA技术中,自顶向下的设计方法的重要意义是什么?1-5 IP在EDA技术的应用和发展中的意义是什么?1-6 列举现在常用的HDL种类,试比较他们各自的特点和应用范围。 第2章  EDA设计流程及其工具2.1 设 计 流 程2.1 设 计 流 程2.1.1 设计输入(原理图/HDL文本编辑)1. 图形输入2. HDL文本输入2.1.2 综合2.1.3 适配2.1.4 时序仿真与功能仿真(1)时序仿真 (2)功能仿真 2.1.5 编程下载2.1.6 硬件测试 2.2 ASIC及其设计流程2.2.1 ASIC设计方法简介2.2 ASIC及其设计流程2.2.2 一般ASIC设计的流程 2.3 常用EDA工具 2.3.1 设计输入编辑器 2.3.2 HDL综合器2.3.3 仿真器 2.3.4 适配器2.3.5 下载器2.4 Quartus II简介 IP软IP固IP硬IP2.5 IP 核 简 介 思考题2-1 叙述EDA的FPGA/CPLD设计流程。2-2 IP是什么?IP与EDA技术的关系是什么?2-3 叙述ASIC的设计方法。2-4 FPGA/CPLD在ASIC设计中有什么用途?2-5 简述在基于FPGA/CPLD的EDA设计流程中所涉及的EDA工具,及其在整个流程中的作用。 第3章  FPGA/CPLD结构与应用3.1 概 述 3.1 概 述 3.1.1 可编程逻辑器件的发展历程 (1)20世纪70年代,熔丝编程的PROM和PLA器件是最早的可编程逻辑器件。(2)20世纪70年代末,对PLA进行了改进,AMD公司推出PAL器件。(3)20世纪80年代初,Lattice发明电可擦写的,比PAL使用更灵活的GAL器件。(4)20世纪80年代中期,Xilinx公司提出现场可编程概念,生产出了世界上第一片FPGA器件。同期,A1tera公司推出EPLD器件,较GAL器件有更高的集成度,可以用紫外线或电擦除。(5)20世纪80年

文档评论(0)

deng000077 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档