- 1、本文档内容版权归属内容提供方,所产生的收益全部归内容提供方所有。如果您对本文有版权争议,可选择认领,认领后既往收益都归您。。
- 2、本文档由用户上传,本站不保证质量和数量令人满意,可能有诸多瑕疵,付费之前,请仔细先通过免费阅读内容等途径辨别内容交易风险。如存在严重挂羊头卖狗肉之情形,可联系本站下载客服投诉处理。
- 3、文档侵权举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
本发明公开一种基于单边雅克比奇异值分解的FPGA加速实现方法,该方法首先将输入矩阵平均分为n/2对列向量,并计算每对列向量的范数和内积,然后计算每对列向量的旋转矩阵,并执行正交变换,然后利用round‑robin调度机制将执行正交变换后得到的列向量写入到对应的相邻列向量进行替换,实现每一轮单边Jacobi计算均是在同一份电路上进行循环迭代的效果,简化了数据通道和控制通道的复杂设计,避免了FPGA实现过程中海量级信号布线资源的使用,降低了FPGA资源消耗,提升了电路工作时钟频率,从而显著提升整体性
(19)中华人民共和国国家知识产权局
(12)发明专利
(10)授权公告号 CN 112596701 B
(45)授权公告日 2021.06.01
(21)申请号 202110246352.5 (56)对比文件
文档评论(0)