- 1、本文档内容版权归属内容提供方,所产生的收益全部归内容提供方所有。如果您对本文有版权争议,可选择认领,认领后既往收益都归您。。
- 2、本文档由用户上传,本站不保证质量和数量令人满意,可能有诸多瑕疵,付费之前,请仔细先通过免费阅读内容等途径辨别内容交易风险。如存在严重挂羊头卖狗肉之情形,可联系本站下载客服投诉处理。
- 3、文档侵权举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
本发明提供的一种基于噪声卷积的雷达干扰的FPGA实现方法及系统,射频收发模块可直接完成从射频端到基带信号、从基带信号到射频端的处理流程,可直接对覆盖波段内的雷达信号进行干扰信号的生成,工程实现快速高效,具有很大的工程实践意义,并且本发明使用数字射频存储技术,对真实的雷达发射信号进行存储,来进行噪声卷积干扰信号的生成,和雷达的发射信号有较高的相干性,进行匹配滤波时,可获得较好的匹配滤波增益,节省了干扰机的能量,具有很好的工程实现价值。
(19)中华人民共和国国家知识产权局
(12)发明专利申请
(10)申请公布号 CN 113009430 A
(43)申请公布日 2021.06.22
(21)申请号 202110224748.X
(22)申请日 2021.03.01
(71)申请人 西安电子科技大学
地址
原创力文档


文档评论(0)