计算机组成原理第三章【存储系统】课后作业解析【MOOC答案】.pdfVIP

计算机组成原理第三章【存储系统】课后作业解析【MOOC答案】.pdf

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
百川东到海,何时复西归?少壮不尽力,老大徒伤悲。——汉乐府《长歌行》 计算机组成原理第三章【存储系统】课后作业解析【MOOC答 案】 ⽬ 录 第1题 1 ( 26分 ) 解释概念:Cache、主存、辅存、虚存、RAM、SRAM、DRAM、ROM、MROM、PROM、EPROM、EEPROM、Flash Memory(每个2分)。 得分指导: Cache:⾼速缓冲存储器,位于CPU内部的⼀块⼩容量⾼速存储器,⽤于解决CPU和主存之间速度不匹配问题 主存:主存储器,⽤于存放正在执⾏的程序和数据。CPU可以直接进⾏随机读写,访问速度较⾼ 辅存:辅助存储器,⽤于存放⽤户所有的程序和数据。CPU不可以直接进⾏读写,访问速度较慢 虚存:虚拟存储器,辅存上⽤于模拟主内存存放正在运⾏的程序和数据的存储空间。 RAM:半导体随机存取存储器,信息能够随机读出和写⼊ SRAM:静态半导体随机存取存储器,⽤来做为Cache DRAM:动态半导体随机存取存储器,⽤来做为主存 ROM:只读存储器,信息只能读出不能写⼊ MROM:掩膜式半导体只读存储器。由芯⽚制造商在制造时写⼊内容,以后只能读出⽽不能写⼊ PROM:可编程只读存储器,由⽤户根据需要确定写⼊内容,只能写⼊⼀次 EPROM:光擦可编程只读存储器。擦除依靠紫外线或者X射线照射芯⽚玻璃窗⼝通过电荷泄露来实现 EEPROM:电擦写可编程只读存储器。擦除依靠特定的擦除电压来实现 Flash Memory:闪速存储器。或称快擦型存储器。是EEPROM的升级产品 第2题 2 ( 14分 ) 某机字长为32位,其存储容量是64KB,按字编址它的寻址范围是多少?(4分)按字节编址它的寻址范围是多少?(4分)试画出主 存按字地址和按字节地址的内存地址分配图(6分)。 穷则独善其身,达则兼善天下。——《孟子》 忍一句,息一怒,饶一着,退一步。——《增广贤文》 得分指导: 按字编址的寻址范围就是0000H~3FFFH 按字节编址的寻址范围就是0000H~FFFFH 第3题 3 ( 20分 ) 设CPU共有16根地址线,8根数据线,并⽤ MREQ(低电平有效)作访存控制信号, R/W作读写命令信号(⾼电平为读,低电平为 写)。现有8⽚8K×8位的RAM芯⽚与CPU相连,试回答: (1)⽤74138(3:8译码器)画出CPU与存储芯⽚的连接图(8分); (2)写出每⽚RAM的地址范围(8分); (3)如果运⾏时发现不论往哪⽚RAM写⼊数据后,以A000H为起始地址的存储芯⽚都有与其相同的数据,分析故障原因(4分)。 志不强者智不达,言不信者行不果。——墨翟 丈夫志四方,有事先悬弧,焉能钧三江,终年守菰蒲。——《顾炎武》 得分指导: (1) (2)地址空间分配(每个1分): RAM0:0000H——1FFFH RAM1:2000H——3FFFH RAM2:4000H——5FFFH RAM3:6000H——7FFFH RAM4:8000H——9FFFH RAM5:A000H——BFFFH RAM6:C000H——DFFFH RAM7:E000H——FFFFH (3)如果运⾏时发现不论往哪⽚RAM写⼊数据后,以A000H为起始地址的存储芯⽚(RAM5)都有与其相同的数据,则根本的故障原 因为:RAM5存储芯⽚的⽚选输⼊端很可能总是处于低电平。假设芯⽚与译码器本⾝都是好的,可能的情况有: 1)RAM5的CS端与MREQ端错连或短路; 2)RAM5的CS端与地线错连或短路。 第4题 4 ( 20分 ) 设主存按字编址,容量为256K字,Cache容量为2K字,块长为4个字(每个5分)。 (1)设计Cache地址格式。 (2)在直接映射⽅式下,设计主存地址格式。 (3)在四路组相联映射⽅式下,设计主存地址格式。 (4)在全相联映射⽅式下,设计主存地址格式。 大丈夫处世,不能立功建业,几与草木同腐乎?——《罗贯中》 其身正,不令而行;其身不正,虽令不从。——《论语》 得分指导: 第5题 5 ( 20分 ) 设主存和Cache均按字节编址,主存容量为1MB,采⽤直接映射⽅式的Cac

文档评论(0)

. + 关注
官方认证
文档贡献者

专注于职业教育考试,学历提升。

版权声明书
用户编号:8032132030000054
认证主体社旗县清显文具店
IP属地江苏
统一社会信用代码/组织机构代码
92411327MA45REK87Q

1亿VIP精品文档

相关文档