- 1、本文档内容版权归属内容提供方,所产生的收益全部归内容提供方所有。如果您对本文有版权争议,可选择认领,认领后既往收益都归您。。
- 2、本文档由用户上传,本站不保证质量和数量令人满意,可能有诸多瑕疵,付费之前,请仔细先通过免费阅读内容等途径辨别内容交易风险。如存在严重挂羊头卖狗肉之情形,可联系本站下载客服投诉处理。
- 3、文档侵权举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
本发明公开了一种基于FPGA实现包交叉的方法,该方法在基于FPGA的硬件平台上实现,方法将包认为是数据字流,数据字元素包含valid,last,rem,data,valid为当前流的数据字是否有效、last为数据字是否为包尾、rem为数据字有效的字节数、data为数据字值,若数据字流中没有包出现,则数据字的valid为0、其余元素不关心,这样不同LANE之间包交叉的问题即可等效为数据字流的交叉问题。在实现不同LANE之间数据字流的交叉时,通过调序与RAM存储相结合的方法实现。采用本发明提供的方法
(19)中华人民共和国国家知识产权局
(12)发明专利申请
(10)申请公布号 CN 113194047 A
(43)申请公布日 2021.07.30
(21)申请号 202110505808.5
(22)申请日 2021.05.10
(71)申请人 天津光电通信技术有限公司
文档评论(0)