系统设计之频率计.ppt

  1. 1、本文档共15页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
系统设计之频率计第一页,共十五页,2022年,8月28日 7.5 等精度频率/相位计设计 7.5.2 测频原理 图7-11 等精度频率计主控结构 第二页,共十五页,2022年,8月28日 7.5 等精度频率/相位计设计 7.5.2 测频原理 图7-12 频率计测控时序 第三页,共十五页,2022年,8月28日 7.5 等精度频率/相位计设计 7.5.2 测频原理 (7-10)(7-11)7.5.3 VHDL测试程序设计 (7-12)占空比 = 第四页,共十五页,2022年,8月28日 7.4 直接数字合成器设计 【例7-37】LIBRARY IEEE; --等精度频率计FPGA设计部分USE IEEE.STD_LOGIC_1164.ALL;USE IEEE.STD_LOGIC_UNSIGNED.ALL;ENTITY etester IS PORT (BCLK : IN STD_LOGIC; --标准频率时钟信号clock2,50MHZ TCLK : IN STD_LOGIC; --待测频率时钟信号 CLR : IN STD_LOGIC; --清零和初始化信号CL : IN STD_LOGIC; --当SPUL为高电平时,CL为预置门控信号,用于测频计数--时间控制当SPUL为低电平时,CL为测脉宽控制信号,--CL高电平时测高电平脉宽而当CL为低电平时,测低电平脉宽。 SPUL : IN STD_LOGIC; --测频或测脉宽控制 START : OUT STD_LOGIC;--起始计数标志信号 EEND : OUT STD_LOGIC; --由低电平变到高电平时指示脉宽计数结束, SEL : IN STD_LOGIC_VECTOR(2 DOWNTO 0); --数据读出选同控制 DATA : OUT STD_LOGIC_VECTOR(7 DOWNTO 0)); --8位数据读出END etester;ARCHITECTURE behav OF etester ISSIGNAL BZQ : STD_LOGIC_VECTOR(31 DOWNTO 0); --标准计数器SIGNAL TSQ : STD_LOGIC_VECTOR(31 DOWNTO 0); --测频计数器SIGNAL ENA : STD_LOGIC; --计数使能SIGNAL MA, CLK1, CLK2, CLK3 : STD_LOGIC;SIGNAL Q1, Q2, Q3, BENA, PUL : STD_LOGIC;SIGNAL SS : STD_LOGIC_VECTOR(1 DOWNTO 0);BEGINSTART = ENA ;(接下页)第五页,共十五页,2022年,8月28日 7.4 直接数字合成器设计 DATA = BZQ(7 DOWNTO 0) WHEN SEL=000 ELSE -- 标准频率计数低8位输出 BZQ(15 DOWNTO 8) WHEN SEL=001 ELSE BZQ(23 DOWNTO 16) WHEN SEL=010 ELSE BZQ(31 DOWNTO 24) WHEN SEL=011 ELSE -- 标准频率计数最高8位输出 TSQ(7 DOWNTO 0) WHEN SEL=100 ELSE --待测频率计数值最低8位输出 TSQ(15 DOWNTO 8) WHEN SEL=101 ELSE TSQ(23 DOWNTO 16) WHEN SEL=110 ELSE TSQ(31 DOWNTO 24) WHEN SEL=111 ELSE --待测频率计数值最高8位输出 TSQ(31 DOWNTO 24) ;BZH : PROCESS(BCLK, CLR) --标准频率测试计数器,标准计数器 BEGIN IF CLR = 1 THEN BZQ = ( OTHERS=0 ) ; ELSIF BCLKEVENT AND BCLK = 1 THEN IF BENA = 1 THEN BZQ = BZQ + 1; END IF; END IF; END PROCESS;TF : PROCESS(TCLK, CLR, ENA) --待测频率计数器,测频计数器 BEGIN IF

文档评论(0)

lan0001 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档