CMOS集成施密特触发器CC40106工作原理 .docxVIP

CMOS集成施密特触发器CC40106工作原理 .docx

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
PAGE PAGE 1 CMOS集成施密特触发器CC40106工作原理 在集成门电路中,带有施密特触发器输入的反相器和与非门,如施密特CMOS六反相器CC40106,施密特TTL四输入双与非门CT5413/CT7413等。集成施密特触发器性能稳定,应用广泛,下面以CMOS集成施密特触发器CC40106为例介绍其工作原理。 图1 CMOS集成施密特触发器电路 (a) 电路图 (b) 规律符号 (c) 传输特性曲线 由图1(a)可见,它由施密特电路、整形级和缓冲输出级组成。 1.施密特电路 施密特电路由P沟道MOS管TP1~TP3、N沟道MOS管TN4~TN6组成,设P沟道MOS管的开启电压VGS为VTP,N沟道MOS管开启电压VGS为VTN,输入信号vⅠ为三角波。 当vⅠ=0时,TP1、TP2导通,TN4、TN5截止,电路中vO'为高电平(vO'≈VDD),TP9截止,TN10导通,v"为低电平,使TP11导通,TN12截止,vO=VOH。v0使TP7导通,TN8截止,维持vO'≈VDD,vO'的高电平同时使Tp3截止,TN6导通且工作于源极输出状态。即TN5的源极TN4的漏极电位vS5≈VDD-VTN6,该电位较高。 vⅠ电位渐渐上升,当vⅠVTN4时,TN4先导通,由于TN5其源极电压vS5较大,即使vⅠVDD/2,TN5仍不能导通,直至vⅠ连续上升直至TP1、TP2趋于截止时,随着其内阻增大,vO'和vS5才开头相应削减。 当vⅠ-VS5≥VTN5时,TN5导通,并引起如下正反馈过程: 于是TP1、TP2快速截止,vO'为低电平,电路输出状态转换为vO=0。 vO'的低电平使TN6截止,TP3导通且工作于源极输出器状态,TP2的源极电压vS2≈0-VTP。 同理可分析,当vⅠ渐渐下降时,电路工作过程与vⅠ上升过程类似,只有当│vⅠ-vS2││VTP│时,电路又转换为vO'为高电平,vO=VOH的状态。 在VDDVTN +│VTP│的条件下,电路的正向阈值电压VT+远大于VDD/2,且随着VDD增加而增加。在vⅠ下降过程中的负向阈值电压VT-也要比VDD/2低得多。 由上述分析可知,电路在vⅠ上升和下降过程分别有不同的两个阈值电压,具有施密特电压传输特性。其传输特性如图10.9.3所示。 2.整形级 整形级由TP7、TP8、TP9、T10组成,电路为两个首尾相连的反相器。在vO'上升和下降过程中,利用两级反相器的正反馈作用可使输出波形有陡直的上升沿和下降沿。 3.输出级 输出级为TP11和TN12组成的反相器,它不仅能起到与负载隔离的作用,而且提高了电路带负载力量。 图2所示为4输入与非门(TTL)电路,图中D1~D4构成四输入二极管与门,T1、T2构成射级耦合双稳态触发器(施密特触发器),T3、D5是射级跟随器,完成电平转移,T4、T5、T6构成推拉式输出电路。 图2 四输入与非门施密特电路图

文档评论(0)

apple-sweet + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档