基于高速异步逻辑的PVT自校准方法及其SAR ADC电路.pdfVIP

  • 1
  • 0
  • 约1.57万字
  • 约 16页
  • 2023-08-23 发布于四川
  • 举报

基于高速异步逻辑的PVT自校准方法及其SAR ADC电路.pdf

本发明公开了一种基于高速异步逻辑的PVT自校准方法及其SARADC电路。PVT自校准方法通过对高速异步延时链的选择,以较小的面积和功耗代价来量化当前电路处于的PVT状态信息,从系统量化的角度,根据量化得到的PVT量化码来校准芯片偏置电路产生恒定的电流、控制关键模拟电路的衬底电位来实现大带宽、低噪声和高速比较转换等,也可以利用该PVT量化码控制SoC上其他电路进行PVT校准。该方案在维持传统SARADC的架构的基础上,具有很强的抗PVT涨落的能力,且成本低,鲁棒性高。

(19)中华人民共和国国家知识产权局 (12)发明专利申请 (10)申请公布号 CN 111740739 A (43)申请公布日 2020.10.02 (21)申请号 202010020226.3 (22)申请日 2020.01.09 (66)本国优先权数

文档评论(0)

1亿VIP精品文档

相关文档