- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
RISC-V对比X86和ARM有何优势?
RISC-V最初的设计者之一本周大胆预测,该开放架构将在性能上超过竞争对手的 芯片架构。
加州大学伯克利分校计算机科学教授 K rs te Asanovi? 在超级计算2022会议的主题演讲中预测,两三年后, RISC-V 架构将超越现有的 ARM架构和可用性能。
但是在现场,与会者对RISC-V为高性能计算所做的准备持怀疑态度,认为它还远未准备好作为X86或ARM的主流替代。
商业芯片公司估计,在RISC-V对市场产生有意义的影响之前,现实的时间表是接近5年甚至更长。
然而,在展会现场,RISC-V背后有很多动力,与会者一致认为该架构不能被忽视,最终将进入主流HPC。
RISC是一个开放的芯片架构,可以免费授权。客户可以添加自己的扩展,并为包括 人工智能、移动和 工业应用在内的许多应用定制芯片。
SiPearl首席执行官Philippe Notton告诉HPCwire,RISC-V还不是一个可行的高性能计算的市场选择。
这家 芯片制造商已经开发了一种基于ARM的 CPU,名为Rhea,它将进入欧洲未来的超大规模系统中。该芯片有29个RISC-V 微控制器来支持ARM CPU。
SiPearl是在欧盟的资助下诞生的,欧盟的长期目标是开发本土的 处理器。同样由欧盟资助的 欧洲处理器倡议 正专注于开发具有RISC-V的芯片,以摆脱X86和Arm的专有技术。
SiPearl公司--成立于2019年--必须为参与创建exascale超级计算机的欧洲财团迅速提供高性能CPU,而ARM是开发定制芯片的唯一选择。
诺顿说,RISC-V距离商业化还有很长的路要走,他补充说,他对设计一款基于该架构的芯片持开放态度。在此之前,ARM有一个更可靠的 硬件和软件生态系统,以及它可以提供给客户的工具集。
这很难说,因为我们自己的RISC-V芯片将需要在HPC中认真对待,Notton说。
Notton说,如果RISC-V出现了,ARM会做出反应并做些什么。
英特尔正在与巴塞罗那超级计算中心紧密合作,为超级计算建立一个RISC-V芯片。但用于HPC的RISC-V 还有很多年,英特尔副总裁兼超级计算集团总经理Jeff McVeigh说。
BSC希望在欧洲的路线图上增加一个高性能的RISC-V处理器,并且在实验新芯片方面有丰富的经验。该超级计算中心与英特尔的合作更多的是围绕着将RISC-V内核纳入小芯片,这是一种新型的芯片设计,可以将多个处理器模块塞进一个 芯片封装中。
英特尔的制造业的未来围绕着小芯片展开,它将增加设计的灵活性,能够将CPU、 GPU、I/O、内存类型、 电源管理和 其他电路放在一个芯片封装中。英特尔正在为2025年的时间框架开发一种名为Falcon Shores的服务器芯片,它将以小芯片的形式整合英特尔的GPU和X86 CPU设计。
McVeigh说,BSC伙伴关系正在研究Falcon Shores之外的未来变体,允许整合RISC-V作为X86的主要CPU替代品。
除了设计芯片之外,还有很多工作要做,以便将RISC-V引入HPC,McVeigh说。
我们会看到的。代码移植、性能、所有这些事情都是一个漫长的过程,但我们认为有一个潜在的未来,McVeigh说。
最热情的RISC-V支持者是为欧洲设计本土芯片的学术研究人员。
Jülich超级计算中心是世界上一些最快的超级计算机的所在地,该中心对许多架构感兴趣,包括RISC-V,F orschungszentrum Jülich的RG下一代架构和原型负责人Estela Suarez说
我们在软件开发的较高层次上有一点。我们确保硬件栈得到支持,苏亚雷斯说。
RISC-V被设计成一个模块化的指令集,基数非常小,不到50条指令。自定义内核可以像乐高积木一样粘附在基础ISA上。与依靠集成的对手相比,RISC-V的扩展性被视为一种优势。
各国和各地区对芯片的武器化,使欧洲和中国在RISC-V的基础上创造本土芯片的努力急剧增加。美国已经禁止向中国出口先进的CPU和GPU。美国还禁止向俄罗斯出口所有的 半导体,在那里像Y adro这样的公司也有RISC-V的设计在进行。
欧洲处理器倡议预计,用于人工智能等应用的原生RISC-V加速器将比通用CPU来得更快。
EPI的高性能加速器名为EP AC,它基于RISC-V架构,拥有Semidynamics公司开发的Avispado矢量处理单元,以及由法国Kalray公司开发的RISC-V CPU。它还有一个张量加速器,以及一个用于可重构逻辑的板载 FPGA。
第一个EPAC版本在上个月被录用,后续的EPAC-2也在2024年的路线图上
文档评论(0)