基于FPGA实现卷积神经网络的软硬件协同加速方法.pdfVIP

  • 9
  • 0
  • 约1.42万字
  • 约 13页
  • 2024-02-28 发布于四川
  • 举报

基于FPGA实现卷积神经网络的软硬件协同加速方法.pdf

本发明公开了一种基于FPGA实现卷积神经网络的软硬件协同加速方法,该方法包括:选取卷积神经网络和数据集,并对卷积神经网络进行训练和量化;将量化模型根据所将权重和参数保存为二进制的机器语言文件。根据保存的数据生成硬件电路,使用卷积并行优化、矩阵划分、循环展开和访存流水化实现软硬件加速协同;对实现软硬件协同优化的数据重新生成硬件IP,根据硬件IP完成硬件设置、约束与布线。本发明采用的软硬件协同优化策略实现了算子级优化,能高效地使用已设计好的卷积模块;采用一整套神经网络量化与模型压缩方案,保证模型的实

(19)国家知识产权局

(12)发明专利申请

(10)申请公布号CN117610626A

(43)申请公布日2024.02.27

(21)申请号202311624785.5G06F15/78(2006.01)

(22)申请日2023.11.

文档评论(0)

1亿VIP精品文档

相关文档