- 1、本文档内容版权归属内容提供方,所产生的收益全部归内容提供方所有。如果您对本文有版权争议,可选择认领,认领后既往收益都归您。。
- 2、本文档由用户上传,本站不保证质量和数量令人满意,可能有诸多瑕疵,付费之前,请仔细先通过免费阅读内容等途径辨别内容交易风险。如存在严重挂羊头卖狗肉之情形,可联系本站下载客服投诉处理。
- 3、文档侵权举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
本发明涉及芯片验证技术领域,尤其涉及一种芯片FPGA原型验证的debug方法、电子设备和介质,方法包括:步骤S1、获取待验证芯片的仿真验证代码;步骤S2、生成FPGA原型验证系统;步骤S3、配置FPGA原型验证系统的初始状态,向FPGA原型验证系统的输入端口发送激励数据,进行芯片FPGA原型验证,将输入端口接收的激励数据、时钟数据和状态数据转存至存储模块中;步骤S4、当FPGA原型验证系统运行至目标触发点之后,从存储模块中获取目标debug数据;步骤S5、将目标debug数据按照时序回灌至所述R
(19)国家知识产权局
(12)发明专利申请
(10)申请公布号CN117724914A
(43)申请公布日2024.03.19
(21)申请号202311731729.1
(22)申请日2023.12.15
(71)申请人成都融见软件科技有限公司
地址
原创力文档


文档评论(0)