- 1、本文档内容版权归属内容提供方,所产生的收益全部归内容提供方所有。如果您对本文有版权争议,可选择认领,认领后既往收益都归您。。
- 2、本文档由用户上传,本站不保证质量和数量令人满意,可能有诸多瑕疵,付费之前,请仔细先通过免费阅读内容等途径辨别内容交易风险。如存在严重挂羊头卖狗肉之情形,可联系本站下载客服投诉处理。
- 3、文档侵权举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
一种可快速定位芯片IP内部产生错误数据模块的芯片设计方法,属于芯片设计领域。具体来说就是在芯片IP设计的阶段,在关键的硬件模块的数据通道上加入crc校验模块。将IP内部的各个校验模块的输出与包含多路选择器的crc_mux模块连接。当实际芯片运行发生错误时,运行软件向CPU传达读取IP寄存器值的命令,CPU即可通过APB总线将命令发送给crc_mux模块,crc_mux模块在解析CPU发送的命令后,将对应数据通道的crc校验模块产生的crc校验值发送给CPU。通过比较实际芯片与芯片仿真测试对应的数
(19)国家知识产权局
(12)发明专利申请
(10)申请公布号CN117852460A
(43)申请公布日2024.04.09
(21)申请号202410067060.9
(22)申请日2024.01.17
(71)申请人辽宁大学
文档评论(0)