- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
第22卷第3期太赫兹科学与电子信息学报Vol.22,No.3
2024年3月JournalofTerahertzScienceandElectronicInformationTechnologyMar.,2024
文章编号:2095-4980(2024)03-0303-06
一种高速数字上变频的优化设计与实现方法
周新星,台啸,李奇
(中国船舶集团有限公司第七二二研究所,湖北武汉430205)
摘要::软件定义无线电(SDR)要求数模转换器采样率越来越高、发射信号的带宽越来越宽,
传统的数字上变频方法受限于现场可编程门阵列(FPGA)的时钟频率,无法满足应用需求。提出一
种优化的高速数字上变频(DUC)设计方法,对插值滤波及数字频率合成进行改进。推导出高速数字
上变频的数学模型,对传统数字上变频结构进行优化;设计高效灵活的内插滤波实现结构和数字
频率的合成结构;分析给出内插滤波器多路滤波系数和多路并行数字频率合成的相位参数计算方
法。硬件实现表明,该优化设计方法功能正确,便于工程应用,输出的数字中频信号数据率可达
960MS/s。该方法可实现不同倍数的内插,产生不同速率的高速本振信号,能够满足软件无线电
中发射大带宽、高速率信号的数字上变频应用需求。
关键词::数字上变频;高速率;多相滤波;现场可编程门阵列
中图分类号::TN773文献标志码::Adoi::10.11805/TKYDA2021330
AnoptimaldesignandimplementationmethodofAnoptimaldesignandimplementationmethodof
highspeeddigitalupconversionhighspeeddigitalupconversion
ZHOUXinxing,TAIXiao,LIQi
(No.722ResearchInstituteofChinaStateShipbuildingCorporationLimited,WuhanHubei430205,China)
AbstractAbstract::TheSoftwareDefinedRadio(SDR)requiresthattheDigitaltoAnalogConverter(DAC)
musthavehigherandhighersamplingrate,andthebandwidthofthetransmittedsignaliswiderand
wider.ThetraditionalmethodoftheDigitalUpConversion(DUC)cannotmeettheapplication
requirementsbecauseofthelimitedclockfrequencyoftheFieldProgrammableGateArray(FPGA).An
optimizeddesignmethodofhighspeedDUC
文档评论(0)