数字电路试题及答案.doc

  1. 1、本文档共7页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多

PAGE

.

数字电路试题

一、单项选择题

1、以下代码中为无权码的为〔〕

A.8421BCD码B.5421BCD码C.余三码D.2421BCD码

2、图示逻辑电路的逻辑式为〔〕

A.F=

B.F=

C.F=

D.F=

3、下列关于异或运算的式子中,不正确的是〔〕

A.B.C.D.

4、一个n变量的逻辑函数应该有个最小项〔〕

A.B.C.D.

5、若编码器中有50个编码对象,则要求输出二进制代码位数为????位。〔〕

A.5B.6C.10D.

6、在下列逻辑电路中,不是组合逻辑电路的是????。〔〕

A.译码器?????B.编码器?????C.全加器????D.寄存器

7、欲使JK触发器按工作,可使触发器的输入端。〔〕

A.B.,?C.,D.,

8、同步时序电路和异步时序电路比较,其差异在于两者。〔〕

A.没有触发器B.是否有统一的时钟脉冲控制

C.没有稳定状态D.输出只与内部状态有关

9、8位移位寄存器,串行输入时经个脉冲后,8位数码全部移入寄存器中。〔〕

A.1B.2C.4D

10、555定时器端不用时,应当。〔〕

A.接高电平B.接低电平

C.通过的电容接地D.通过小于的电阻接地

二、填空题

1、当传送十进制数5时,在8421奇校验码的校验位上值应为。

2、(35.625)10=〔〕2=〔〕8=〔〕16

3、用反演律求函数的反函数〔不用化简〕。

4、消除竟争冒险的方法有、、等。

5、触发器有个稳态,存储8位二进制信息要个触发器。

三、判断题

1、数字电路中用“1〞和“0〞分别表示两种状态

2、格雷码具有任何相邻码只有一位码元不同的特性。〔〕

3、因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。〔〕

4、卡诺图中几何位置相邻的小方格,在逻辑上也相邻。〔〕

5、触发器的约束条件表示不允许出现的输入。〔〕

6、对边沿触发器,在为高电平期间,当时,状态会翻转一次。〔〕

7、优先编码器的编码信号是相互排斥的,不允许多个编码信号同时有效。〔〕

8、共阴接法发光二极管数码显示器需选用有效输出为高电平的七段显示译码器来驱动。〔〕

9、计数器的模是指构成计数器的触发器的个数。〔〕

10、单稳态触发器的暂稳态时间与输入触发脉冲宽度成正比。〔〕

四、化简题

1、用公式法化简逻辑函数为最简与或表达式。

2、用卡诺图法化简逻辑函数为最简与或表达式。

五、分析设计题

1、试用74LS138译码器〔如图所示〕和少量门电路实现下列多输出函数:

输入变量A,B,C分别接74LS138译码器的输入端A2,A1,A0。

2、分析下图所示电路,按要求作答。

〔1〕判断该时序电路是同步还是异步电路;

〔2〕写出激励函数;

〔3〕求出状态方程;

〔4〕画出状态转换图;

〔5〕假设起始状态,分析并画出输出波形图。

3、用74LS192构成24进制〔01~24〕计数器,要求用加法计数。74LS192的逻辑符号与功能表已给出。

数字电路试题答案

一、单项选择题

1、C2、C3、B4、B5、B

6、D7、D8、B9、D10、A

二、填空题

1、1

2、100011.101,43.5,23.A

3、

4、增加选通电路,增加多余项,增加滤波电容

5、2,8

三、判断题

1、√2、√3、×4、√5、√

6、×7、×8、√9、×10、×

四、化简题

1、

解:

2、用卡诺图法化简逻辑函数为最简与或表达式。

解:

五、分析设计题

1、试用74LS138译码器〔如图所示〕和少量门电路实现下列多输出函数:

输入变量A,B,C分别接74LS138译码器的输入端A2,A1,A0。

解:

2、分析下图所示电路,按要求作答。

〔1〕判断该时序电路是同步还是异步电路;

〔2〕写出激励函数;

〔3〕求出状态方程;

〔4〕画出状态转换图;

〔5〕假设起始状态,分析并画出输出波形图。

解:

〔1〕该电路是同步时序逻辑电路。

〔2〕,;,

〔3〕;

〔4〕状态表如下:

输入

输出

0

0

0

1

0

1

1

0

1

0

0

0

1

1

0

0

状态图:

〔5〕波形图

3、用74LS192构成24进制〔01~24〕计数器,要求用加法计数。74LS192的逻辑符号与功能表已给出。

74LS192功能表

74LS192符号

解:

文档评论(0)

zhhg001hkdl + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档