含两个24译码器的74HC139芯片版图.pdf

  1. 1、本文档共33页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多

集成电路课程设计集成电路课程设计

1.目的与任务

本课程设计是《集成电路分析与设计基础》的实践课程,其主要目的是

使学生在熟悉集成电路制造技术、半导体器件原理和集成电路分析与设计基

础上,训练综合运用已掌握的知识,利用相关软件,初步熟悉和掌握集成电

路芯片系统设计→电路设计及模拟→版图设计→版图验证等正向设计方法。

2.设计题目与要求

2.1设计题目及其性能指标要求

器件名称:含两个2-4译码器的74HC139芯片

要求电路性能指标:

(1)可驱动10个LSTTL电路(相当于15pF电容负载);

(2)输出高电平时,|I|≤20μA,V=4.4V;

OHOH,min

(3)输出底电平时,|I|≤4mA,V=0.4V;

OLOL,man

(4)输出级充放电时间t=t,t<25ns;

rfpd

(5)工作电源5V,常温工作,工作频率f=30MHz,总功耗P=

workmax

150mW。

2.2设计要求

1.独立完成设计74HC139芯片的全过程;

2.设计时使用的工艺及设计规则:MOSIS:mhp_n12;

3.根据所用的工艺,选取合理的模型库;

4.选用以lambda(λ)为单位的设计规则;

5.全手工、层次化设计版图;

6.达到指导书提出的设计指标要求。

3.设计方法与计算

3.174HC13974HC139芯片简介

1

74HC139是包含两个2线-4线译码器的高速CMOS数字电路集成芯片,

能与TTL集成电路芯片兼容,它的管脚图如图1所示,其逻辑真值表如表1

所示:

图174HC139芯片管脚图

表174HC139真值表

片选输入数据输出

CAAYYYY

s100123

0000111

001101

0101101

0111110

1××1111

从图1可以看出74HC139芯片是由两片独立的2—4译码器组成的,因此设

计时只需分析其中一个2—4译码器即可,从真值表我们可以得出Cs为片选

端,当其为0时,芯片正常工作,当其为1时,芯片封锁。A1、A0为输入

端,Y0-Y3为输出端,而且是低电平有效。

2—4

您可能关注的文档

文档评论(0)

kxg3030 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档