5G毫米波TR组件设计.docx

  1. 1、本文档共7页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多

?

?

5G毫米波TR组件设计

?

?

摘要:为了对5G毫米波通信信号进行测试,本文利用锁相技术、混频技术、滤波技术和功率控制技术设计出一种宽带毫米波TR组件,经过实际测试,所有指标都达到了设计要求。并成功用于5G信号综合测试仪中,实现了5G频段24.25GHz~30GHz的通信信号测试。

关键词:TR组件5G毫米波本振源

基金项目:电子信息测试技术安徽省重点实验室项目,由安徽省“三重一创”项目资助,国家科技重大专项(2017Z

0引言

对于TR组件的设计,已有很多人做了深入的研究[1-4]。但是对于5G毫米波TR组件研制的文献却很少。5G通信信号具有毫米波、大带宽等的特点。为了对5G信号进行测试,本文设计出一种5G毫米波TR组件,并成功用于5G信号综合测试仪中,实现了5G频段24.25GHz-30GHz的通信信号测试。

1方案设计

1.1设计指标

频率范围:24.25GHz-30GHz

功率输出范围:-90dBm-10dBm

功率输出步进:1dB

调制带宽:200MHz

分析带宽:200MHz

1.2设计方案

本设计方案的原理框图如图1所示。对于上行发射通道,中频基带模块产生的0.25GHz-6GHz中频基带信号通过开关选择,经过衰减、放大等功率调整与12GHz点频低相噪本振2次谐波混频获得24.25GHz-30GHz的5G通信频段信号,经过滤波、功率调整后发射出去。对于下行接收通道,24.25GHz-30GHz的5G通信信号功率调整后与12GHz点频低相噪本振2次谐波混频获得0.25GHz-6GHz的中频信号,利用滤波器滤波后经功率调整、开关选择送给中频基带模块进行解调分析。

2关键电路设计

2.1通道设计

TR组件通道设计方案原理框图如图2、3所示。对于6GHz以下SG频段的0.25GHz-6GHz带宽200MHz上行发射信号,由中频基带模块输出给TR组件,本设计方案选用隔离度高达60dB的开关HMC849选择上行发射通道。经过衰减器A-0805-C-03DB和放大器FGB-1509A功率调整后输入到混频器的RF端口。TR组件中混频器选用具有谐波混频功能的谐波混频器HMC264,射频频率范围是21GHz-31GHz,本振频率范围是10.5GHz-15.5GHz,中频频率范围是DC-6GHz。选择谐波混频器可以使设计的本振频率相对较低,本方案中本振源的频率为12GHz。6GHz以下SG频段的0.25GHz-6GHz带宽200MHz上行发射信号通过混频获得24.25GHz-30GHz带宽200MHz的毫米波频段信号。利用腔体滤波器滤除无用的信号后输入给高增益放大器HMC263进行功率放大。由于输出功率范围要求是-90dBm-10dBm,输出功率步进是1dB,所以上行发射通道数控衰减器选择HGC242,每个衰减器最大衰减范围是31.5dB,衰减步进量是0.5dB,采用4个器件级联的方式实现-90dBm-lOdBm功率輸出要求。为了避免上、下行信号相互影响,毫米波输入、输出端口使用环形器连接。对于下行接收通道,24.25GHz-30GHz带宽200MHz的毫米波频段SG信号由收发端口经环形器输入给30dB数控衰减器,通过衰减、放大等功率调整后与12GHz点频本振进行谐波混频得到0.25GHz-6GHz中频信号,利用6GHz低通滤波器滤除本振、射频及交调。使用开关选择切换输出给中频基带模块进行信号解调分析。

2.2本振源设计

本振源采用双环锁相方案,其原理框图如图4所示。

本振模块为TR收、发模块提供变频所需的本振信号。5G毫米波TR组件的相噪指标主要取决于本振模块,根据上、下行通道设计方案的要求,本振频点确定为12GHz。相位噪声是-110dBc/Hz@IOkHz。为了实现高本振低相噪,本振源方案采用双环结构,辅助环提供8.8GHz点频用于混频,利用基波混频实现频率向下搬移,减小主环由于倍频效应带来的相噪恶化。

主环的相位噪声-110dBc/Hz@IOkHz,辅助环的相位噪声应满足-113dBc/Hz@10kHz。为了满足辅助环的相噪指标,本方案选用低相噪频率合成器芯片HMC440作为辅助环整数分频及鉴频鉴相器。该器件的归一化底噪为-233dBc/Hz。假设锁相环芯片的底噪对相位噪声的影响起主导作用,环路带宽内的相噪可以用下式进行估算[5]。

PN=PDnoisef[oor+lOlogfPD+20log(fo/fPD)

(l)

其中,PDnoisefloor表示鉴相器归一化噪声基底,PNfr表示鉴相频率,fo表示

您可能关注的文档

文档评论(0)

135****3598 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档