EDA技术实用教程习题答案——潘松黄继业.pdfVIP

EDA技术实用教程习题答案——潘松黄继业.pdf

  1. 1、本文档共14页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

MAXII系列属于CPLD类型的PLD器件;编程信息存于EEPROM中。

第四章

4-1:画出与下例实体描述对应的原理图符号元件:

ENTITYbuf3sIS--实体1:三态缓冲器

PORT(input:INSTD_LOGIC;--输入端

enable:INSTD_LOGIC;--使能端

output:OUTSTD_LOGIC);--输出端

ENDbuf3x;

ENTITYmux21IS--实体2:2选1多路选择器

PORT(in0,in1,sel:INSTD_LOGIC;

output:OUTSTD_LOGIC);

4-1.答案

4-2.图3-30所示的是4选1多路选择器,试分别用IF_THEN语句和CASE语句的表达方式写出此电路的VHDL程

序。选择控制的信号s1和s0的数据类型为STD_LOGIC_VECTOR;当

s1=0,s0=0;s1=0,s0=1;s1=1,s0=0和s1=1,s0=1分别执行y=a、y=b、y=c、y=d。

4-2.答案

LIBRARYIEEE;

USEIEEE.STD_LOGIC_1164.ALL;

ENTITYMUX41IS

PORT(s:INSTD_LOGIC_VECTOR(1DOWNTO0);--输入选择信号

a,b,c,d:INSTD_LOGIC;--输入信号

y:OUTSTD_LOGIC);--输出端

ENDENTITY;

ARCHITECTUREARTOFMUX41IS

BEGIN

PROCESS(s)

BEGINBEGINBEGINBEGINBEGIN

ELSEy=NULL;

ENDIF;

EDNPROCESS;

ENDART;

LIBRARYIEEE;

USEIEEE.STD_LOGIC_1164.ALL;

ENTITYMUX41IS

PORT(s:INSTD_LOGIC_VECTOR(1DOWNTO0);--输入选择信号

a,b,c,d:INSTD_LOGIC;--输入信号

y:OUTSTD_LOGIC);--输出端

ENDMUX41;

ARCHITECTUREARTOFMUX41IS

BEGIN

PROCESS(s)

BEGIN

CASEsIS

WHEN“00”=y=a;

WHEN“01”=y=b;

WHEN“10”=y=c;

WHEN“11”=y=d;

WHENOTHERS=NULL;

ENDCASE;

ENDPROCESS;

ENDART;

4-3.图3-31所示的是双2选1多路选择器构成的电路MUXK,对于其中MUX21A,当s=0和1时,分别有

y=a和y=b。试在一个结构体中用两个进程来表达此电路,每个进程中用CASE语句描述一个2选1多路选择

器MUX21A。

4-3.答案

LIBRARYIEEE;

USEIEEE.STD_LOGIC_1164.ALL;

ENTITYMUX221IS

PORT(a1,a2,a3:INSTD_LOGIC_VECTOR(1DOWNTO0);--输入信号

s0,s1:INSTD_LOGIC;

outy:OUTSTD_LOGIC);--输出端

ENDENTITY;

ARCHITECTUREONEOFMUX221IS

SIGNALtmp:STD_LOGIC;

BEGIN

PR01:PROCESS(s0)

BEGIN

IFs0=”0”THENtmp=a2;

ELSEtmp=a3;

ENDIF;

ENDPROCESS;

PR02:PROCESS(s1)

BEGIN

IFs1=”0”THENouty=a1;

ELSEouty=tmp;

ENDIF;

END

您可能关注的文档

文档评论(0)

184****1296 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档