微电子学概论复习题及答案(详细版).pdfVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

微电子学概论复习题及答案(详细版)--第1页

微电子学概论复习题及答案(详细版)

第一章绪论

1.画出集成电路设计与制造的主要流程框架。

2.集成电路分类情况如何?

双极型PMOSMOS型单片集成电NMOS路CMOS按结构分类BiMOSBiMOS

型BiCMOS厚膜混合集成电路混合集成电路薄膜混合集成电路SSIMSI集成

电路LSI按规模分类VLSIULSIGSI组合逻辑电路数字电路时序逻辑电路线

性电路按功能分类模拟电路非线性电路数字模拟混合电路按应用领域分类

第二章集成电路设计

1.层次化、结构化设计概念,集成电路设计域和设计层次

分层分级设计和模块化设计.

将一个复杂的集成电路系统的设计问题分解为复杂性较低的设计级别,

这个级别可以再分解到复杂性更低的设计级别;这样的分解一直继续到使

最终的设计级别的复杂性足够低,也就是说,能相当容易地由这一级设计

出的单元逐级组织起复杂的系统。

从层次和域表示分层分级设计思想域:行为域:集成电路的功能

结构域:集成电路的逻辑和电路组成

物理域:集成电路掩膜版的几何特性和物理特性的具体实现

层次:系统级、算法级、寄存器传输级(也称RTL级)、逻辑级与电路

级2.什么是集成电路设计?

微电子学概论复习题及答案(详细版)--第1页

微电子学概论复习题及答案(详细版)--第2页

根据电路功能和性能的要求,在正确选择系统配置、电路形式、器件

结构、工艺方案和设计规则的情况下,尽量减小芯片面积,降低设计成本,

缩短设计周期,以保证全局优化,设计出满足要求的集成电路。

3.集成电路设计流程,三个设计步骤

系统功能设计逻辑和电路设计版图设计

4.模拟电路和数字电路设计各自的特点和流程

A.数字电路:RTL级描述逻辑综合(Synopy,Ambit)逻辑网表

逻辑模拟与验证,时序分析和优化

难以综合的:人工设计后进行原理图输入,再进行逻辑模拟

电路实现(包括满足电路性能要求的电路结构和元件参数):调用单元

库完成;

没有单元库支持:对各单元进行电路设计,通过电路模拟与分析,预

测电路的直

流、交流、瞬态等特性,之后再根据模拟结果反复修改器件参数,直

到获得满意的结果。由此可形成用户自己的单元库;

单元库:一组单元电路的集合;

经过优化设计、并通过设计规则检查和反复工艺验证,能正确反映所

需的逻辑和

电路功能以及性能,适合于工艺制备,可达到最大的成品率。

单元库由厂家(Foundary)提供,也可由用户自行建立B.模拟电路:

尚无良好的综合软件

微电子学概论复习题及答案(详细版)--第2页

微电子学概论复习题及答案(详细版)--第3页

RTL级仿真通过后,根据设计经验进行电路设计原理图输入电路模拟

与验证模拟单元库

逻辑和电路设计的输出:网表(元件及其连接关系)或逻辑图、电路

图。

软件支持:原理图软件、逻辑综合、逻辑模拟、电路模拟、时序分析

等软件(EDA软

RTL设计描述输入Verilog/VHDL仿真器逻辑仿真器NoRTL仿真验证

正确?Ye标准单元库RTL逻辑综合时序、面积、功耗等约束条件逻辑综

合器软件逻辑模拟、时序分析及优化No满足要求?Ye电路网表输出件系

统中已集成)。

5.版图验证和检查包括哪些内容?如何实现?

DRC(DeignRuleCheck):几何设计规则检查;

对IC的版图做几何空间检查,保证能在特定的工艺条件下实现所设

计的电路,并

保证一定的成品率;

ERC(Electrica

文档评论(0)

初心 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档