超低噪声时钟抖动消除器SC6301数据手册V1.docx

超低噪声时钟抖动消除器SC6301数据手册V1.docx

  1. 1、本文档共46页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多

1/23

SC6301

SC6301超低噪声时钟抖动消除器

主要性能

支持JEDECJESD204B

■超低RMS抖动

76fsRMSJitter(10kHz到20MHz)

底噪:-162dBc/Hz@245.76MHz

■PLL2可提供多达14路差分时钟

最多7个SYSREF时钟

时钟最大输出频率3.1GHz

支持LVPECL,LVDS,HSDS,LCPECL等输

出接口

■PLL1提供一个VCXO/Crystal缓冲输出

支持LVPECL,LVDS,2路LVCMOS等输

出接口

■PLL1

3个备用的输入时钟

自动或者人工切换模式

无中断切换和LOS

集成低噪声的晶体振荡电路

具有输入时钟丢失的保持模式

■PLL2

相位检测速率:=155MHz

2路集成低噪声VCO

■输出支持1到32整数分频,占空比50%

■高精度数字延迟,可自适应性

■23ps步进模拟延迟

■模式:双PLL,单PLL,时钟分布

■工作温度:-40℃到85℃

■工作电压:3.15V到3.45V

■QFN-64封装

应用领域

■无线基础设施

■数据交换时钟

■网络,SONET/SDH,DSLAM

■医疗/视频■测量

版本号:V1.0

发布日期:2023/06/20

上海芯炽科技集团有限公司所有,未经允许,不得外传

2/23

8人代于集

8人代于集

SC6301

功能模块示意图

CLKm0圆

CLKm0圆图

CLKino°o

CLKino°

05YNCand5YSREF

CLKintFmFBCLKon四

CLKintFinFBCLKm四-

CLUKint

0Fin

0

MUx

CLKous

CLKout

5YSREFDi

OSCoutCLKin2园—

0sCouriCLKinz园—

oscou

Mux

0sCm园一

OsCim2园一

CLxon

MUX

pu

wxN

wx

MUx

-N2Prescab

-

(Q2to前)

R

(to161)

R2Dmider

(1to4095)

N2Dmider(1to262143

RDelsy

NDelay

Phase

DetectorPLL2

园CPoutt

ctor

PLL1

NIDMider

(1to163*3)

Holdover

CPoug

-O-

Partall

Lo

vCo

Mux

0Fi

sYNC圆CLKin0o

Dely

Logie

5YSREF/SYNCContr

Divider

3to8191

ol

Pulsgr

SYSAEF

CLKn0

Mux

Dw1.

一园DCLKoutt2

一图0CUKoun2

-8s0CLKoutt3

园sDCLKout13

一园DCLKoutt0

园DCLKoutt0

一园sDCLKout—因sOCLKout!

Dw137

Dw1-32-

Phase

Adjust

一因DCLKout

因DCLKout8*

-sDCLKouts

sDCLKout

园DCLKouts

DCLKou

一因SDCLKou(7

s0CLKou?

因DCLKout40Cu8oute

sDCLKou15

园soCUKouts

0w137-

D0

DCLKou

-园sDCLKout?

6socLUkou

因DCLKout0园DCLKouto

园sDCLKoutt一因s0CLKout

图1功能模块示意图

版本号:V1.0

发布日期:2023/06/20

上海芯炽科技集团有限公司所有,未经允许,不得外传

SC6301

SC6301是高性能时钟调节器,支持JEDECJESD204B。当使用设备和SYSREF时钟时,PLL2的14个时钟输出可配置去驱动7个JESD204B转换器或其他逻辑设备。SYSREF可以使用直流和交

流耦合来提供。不仅限于JESD204B应用,14个输出均可单独配置为传统高性能时钟系统输出。

SC6301具有高性能,低功耗,双VCO,动态数字延迟,信号丢失保持等特性。因此,SC6301

是提供灵活的高性能时钟树的理想选择。

版本号:V1.0

发布日期:2023/06/20

上海芯炽科技集团有限公司所有,未经允许,不得外传

3/23

4/23

SC6301

极限参数

电源电压Vcc………………………0.3V至3.6V

输入信号电压VIN……………0.3V至Vcc+0.3V

电流In(CLKinX/X*,OSCin/OSCin

您可能关注的文档

文档评论(0)

chenzehao888 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档