- 1、本文档共25页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
数字电子技术基础试题(一)
一、填空题:(每空1分,共10分)
1.(30.25)10=()2=()16。
2.逻辑函数L=+A+B+C+D=。
3.三态门输出的三种状态分别为:、和。
4.主从型JK触发器的特性方程=。
5.用4个触发器可以存储位二进制数。
6.存储容量为4K×8位的RAM存储器,其地址线为条、数据线为条。
二、选择题:(选择一个正确的答案填入括号内,每题3分,共30分)
1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电
压波形恒为0的是:()图。
图1
2.下列几种TTL电路中,输出端可实现线与功能的电路是()。
A、或非门B、与非门
C、异或门D、OC门
3.对CMOS与非门电路,其多余输入端正确的处理方法是()。
A、通过大电阻接地(1.5KΩ)B、悬空
C、通过小电阻接地(1KΩ)D、通过电阻接VCC
4.图2所示电路为由555定时器构成的()。
A、施密特触发器B、多谐振荡器
C、单稳态触发器D、T触发器
5.请判断以下哪个电路不是时序逻辑电路()。图2
A、计数器B、寄存器
C、译码器D、触发器
6.下列几种A/D转换器中,转换速度最快的是()。图2
A、并行A/D转换器B、计数型A/D转换器
C、逐次渐进型A/D转换器D、双积分A/D转换器
7.某电路的输入波形uI和输出波形uO如图3所示,则该电路为()。
图3
A、施密特触发器B、反相器
C、单稳态触发器D、JK触发器
8.要将方波脉冲的周期扩展10倍,可采用()。
A、10级施密特触发器B、10位二进制计数器
C、十进制计数器D、10位D/A转换器
9、已知逻辑函数与其相等的函数为()。
A、B、C、D、
10、一个数据选择器的地址输入端有3个时,最多可以有()个数据信号输出。
A、4B、6C、8D、16
三、逻辑函数化简(每题5分,共10分)
1、用代数法化简为最简与或式
Y=A+
2、用卡诺图法化简为最简或与式
Y=+C+AD,约束条件:AC+ACD+AB=0
四、分析下列电路。(每题6分,共12分)
1、写出如图4所示电路的真值表及最简逻辑表达式。
图4
2、写出如图5所示电路的最简逻辑表达式。
图5
五、判断如图6所示电路的逻辑功能。若
已知uB=-20V,设二极管为理想二极管,试根据uA输入波形,画出u0的输出
波形(8分)
t
图6
六、用如图7所示的8选1数据选择器CT74LS151实现下列函数。(8分)
Y(A,B,C,D)=Σm(1,5,6,7,9,11,12,13,14)
图7
七、用4位二进制计数集成芯片CT74LS161采用两种方法实现模值为10的计数器,要
求画出接线图和全状态转换图。(CT74LS161如图8所示,其LD端为同步置数端,CR
为异步复位端)。(10分)
图8
八、电路如图9所示,试写出电路的激励方程,状态转移方程,求出Z1、Z2、Z3
的输出逻辑表达式,并画出在CP脉冲作用下,Q0、Q1、Z1、Z2、Z3的输出
波形。
(设Q0、Q1的初态为0。)(12分)
数字电子技术基础试题(一)参考答案
一、填空题:
1.(30.25)10=
文档评论(0)