画出图P42由或非门组成的基本RS触发器输出端Q.pdfVIP

画出图P42由或非门组成的基本RS触发器输出端Q.pdf

  1. 1、本文档共19页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

[题4.1]画出图P4.2由或非门组成的基本RS触发器输出端Q、Q的电压波形,输入端S、

D

R的电压波形如图中所示。

D

答案:

见图A4.2。

Q

[题4.2]在图P4.5电路中,若CP、S、R电压波形如图中所示,试画出Q、端与之对

应的电压波形。假定触发器的初始状态为Q=0。

答案见图A4。5

[题4.3]若主从结构RS触发器的CP、S、R、R各输入端的电压波形如图P4.8所示,

D

S1,试画出Q、Q端对应的电压波形。

D

答案:

见图A4.8。

[题4.4]已知主从结构JK触发器J、K和CP的电压波形如图P4.9所示,试画出Q、Q

端对应的电压波形。设触发器的初始状态为Q=0。

答案:

见图A4.9。

[题4.5]已知维持阻塞结构D触发器各输入端的电压波形如图P4.11所示,试画出Q、

Q端对应的电压波形。

答案:

见图A4.11。

[题4.6]设图P4.13中各触发器的初始状态皆为Q=0,试画出在CP信号连续作用下各

触发器输出端的电压波形。

答案:

见图A4.13。

[题4.7]试画出图P4.20电路输出端Y、Z的电压波形。输入信号A和CP的电压波形

如图中所示。设触发器的初始状态均为Q=0。

答案:

见图A4.20。

[题4.8]试画出图P4.22电路在一系列CP信号作用下Q、Q、Q的输出电压波形。触

123

发器均为边沿触发结构,初始状态均为Q=0。

答案:

见图A4.22。

【试题4-9】JK触发器,时钟波形CP及输入控制J,K波形如图4-9所示。试分别画出主

从型JK触发器和负边沿JK触发器输出端Q的电压波形,设触发器的初始状态为零。

CP

J

K

Q

主从

Q

负边沿

图4-9

【解题方法指导】

触发器时序图绘制要领

绘制触发器的时序图时要特别注意:触发器中有边沿触发器和非边沿触发器之分。对于

边沿触发器,如TTL维持-阻塞D触发器和CMOS主从JK触发器等,其次态仅仅取决于

CP脉冲到达时刻的输入状态。对于非边沿触发器,如TTL主从JK触发器,其次态与整个

CP=1期间的输入状态有关,存在着“一次变化”现象。此时,绘制时序图的要领可归纳如

下:

在触发器的动作沿,如果仅根据当时输入状态值,次态应保持0状态时,则在CP=1期

间有J信号中的正向脉冲干扰(置1)会引起错误,而K信号中出现的干扰则无妨;如果次

态应保持1状态,则CP=1期间K中的正向脉冲干扰(置0)会引起错误,而J信号中的正

向脉冲干扰则无妨。

本题主要考点:JK触发器的功能表和TTL主从JK触发器的“一次变化”现象,其中

“一次变化”现象是重点和难点。

解答

主从JK触发器的输出波形Q如图4-10所示。

CP

J

K

Q

主从

Q

负边沿

ttttttttttttt

012

文档评论(0)

152****5210 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档