网站大量收购闲置独家精品文档,联系QQ:2885784924

电子技术基础实验_实验二.pdfVIP

  1. 1、本文档共5页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

实验报告

实验目的:

1.熟悉软件QuartusⅡ9.1的功能及其操作;

2.熟悉74LS138译码器以及7400与非门等器件;

3.熟悉多输入与非门用7400与非门的方法;

4.熟悉全加器、全减器的功能及原理并设计电路;

5.熟悉DEO开发板的使用;

实验设备:

1.软件QuartusⅡ9.1

2.DEO开发板

3.数据线以及电脑设备

实验内容:

1:用原理图输入方法实现一位全加器。

C1ABSC0

00000

00110

01010

01101

10010

10101

11001

11111

1)打开用QuartusII

2)创建工程项目

3)新建原理图文件

4)绘制原理图

5)编译程序

6)波形仿真验证;

7)目标器件引脚设置

8)下载到DE0开发板验证。

2:用741383-8译码器和7400与非门,用原理图输入方法实现一位全

减器。

C0BADC1

00000

00111

01011

01101

10010

10100

11000

11111

1)打开用QuartusII

2)创建工程项目

3)新建原理图文件

4)绘制原理图

5)编译程序

6)波形仿真验证;

7)目标器件引脚设置

8)下载到DE0开发板验证。

实验结果:

全加器:

(1)设计并绘制原理图:

其中:A是加数

B是被加数

C0是低位的进位信号

S是和数

C1是高位的进位信号

(2)波形仿真验证:

(3)目标器件引脚设置:

全减器:

(4)设计并绘制原理图:

其中:

功能实现C0-B,C0为被减数,B为减数

文档评论(0)

132****6651 + 关注
实名认证
文档贡献者

初中毕业生

1亿VIP精品文档

相关文档