网站大量收购闲置独家精品文档,联系QQ:2885784924

数字电子钟的设计方案..pdfVIP

  1. 1、本文档共6页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多

数字电子钟的设计

数字电子钟的设计要求

1.设计一个输出电压为5V的直流稳压电源.(略

2.用555定时器设计一个秒钟脉冲发生器.(略

3.用同步十进制集成计数器74160设计一个秒钟计数器,即六十进制计数器.

4.用同步十进制集成计数器74160设计一个24/12小时计数器,通过转换开关可

实现二十四与十二进制计数值的转换.(主要分析

5.数字电子钟还具有小时校时和分钟校时的功能.

数字电子钟结构框图

数字电子钟电路是一个典型的数字电路系统,其由直流稳压电源,秒脉冲发生器,

时﹑分﹑秒计数器以及校时和显示电路组成.

24/12进制递增计数器的设计

24/12进制递增计数器是由两片74160组成的,它能够实现十二进制和二十四进

制的同步递增,功能真值表如图.

注:1.RD是异步清零端,当RD=0时,不管其他输入端的状态如何(包括时钟信号

CP,计数器输出被直接置零.

2.LD是预置数端,在RD=1的条件下,当LD=0﹑且有时钟脉冲CP的上升沿作

用时,A、B、C、D输入端的数据将分别被QA~QD所接收

3.在RD=LD=1的条件下,当使能端ET*EP=0,不管有无CP脉冲作用,计数器将

保持原有状态不变.

4.当RD=LD=EP=ET=1时,74160处于计数状态.

74160的功能分析

1.RD是异步清零端,当RD=0时,不管其他输入端的状态如何(包括时钟信号CP,

计数器输出被直接置零.

2.LD是预置数端,在RD=1的条件下,当LD=0﹑且有时钟脉冲CP的上升沿作

用时,A、B、C、D输入端的数据将分别被QA~QD所接收.

3.在RD=LD=1的条件下,当使能端ET*EP=0,不管有无CP脉冲作用,计数器将

保持原有状态不变.

4.当RD=LD=EP=ET=1时,74160处于计数状态.

24/12进制计时电路

个位与十位计数器均接成十进制计数形式,采用同步级联复位方式。选择十进

制的输出端和个位计数器的输出端通过与非门控制两片计数器的清零端,当计数器

的输出端状态为立即译码反馈清零,实现二十四进制递增计数;若选择十

位计数器的输出端与个位计数器的输出端经与非门控制两片计数器的清零端,当计

数器的状态为时,立即反馈清零,实现十二进制递增计

数。敲击[Q]键可实现十二进制与二十四进制递增计数器的转换。

24/12进制递增计数器的实现

个位与十位计数器均接成十进制计数形式,采用同步级联复位方式。选择十进

制的输出端和个位计数器的输出端通过与非门控制两片计数器的清零端,当计数器

的输出端状态立即译码反馈清零,实现二十四进制递增计数;若选择十

位计数器的输出端与个位计数器的输出端经与非门控制两片计数器的清零端,当计

数器的状态为时,立即反馈清零,实现十二进制递增计数。敲击[Q]键可实

现十二进制与二十四进制递增计数器的转换。

秒/分钟计时电路

同样由两片74160组成,原理基本相同,不同的是十位计数器(C2选择Qc与QB

做反馈端,经与非门(NEND输出控制清零端(CLR`,接成六进制计数形式。将个位计

数器的RCO端和十位计数器的QC、QA端经过与门AND1和AND2由CO端输出,

作为六十进制的进位输出脉冲信号。当计数器计数状态为59时,CO端输出高电平,

在同步级连方式下,容许高电位计数器计数。

秒钟/分钟计时器的设计

同样由两片74160组成,原理基本相同,不同的是十位计数器(C2选择Qc与QB

做反馈端,经与非门(NEND输出控制清零端(CLR`,接成六进制计数形式。将个位计

数器的RCO端和十位计数器的QC、QA端经过与门AND1和AND2由CO端输出,

作为六十进制的进位输出脉冲信号。当计数器计数状态为59时,CO端输出高电平,

在同步级连方式下,容许高电位计数器计数。

数字电子钟系统的组成

前面介绍了24/12进制递增计数器和秒钟/分钟计时器,它们是怎样联系起来共

同实现数字电子钟的功能呢?

如图为数字电子钟系统的组成,先由两个六十进制同步递增计数器分别构成秒

钟和分计时器,级连后完

文档评论(0)

199****2173 + 关注
实名认证
文档贡献者

小学毕业生

1亿VIP精品文档

相关文档