网站大量收购闲置独家精品文档,联系QQ:2885784924

时序数字电路.ppt

  1. 1、本文档共76页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多

设初态为Q3Q2Q1Q0=0000,代入状态方程进行计算,得状态转换表。(4)作状态转换表。(CP由1→0时此式有效)(Q0由1→0时此式有效)(Q1由1→0时此式有效)(Q0由1→0时此式有效)输出CO0000000001第62页,共76页,星期六,2024年,5月9.4.3中规模集成计数器的功能分析与扩展一、异步式加法计数器1、电路结构中规模集成异步二-五-十进制计数器7490逻辑图二进制计数器五进制计数器置9输入端置0输入端时钟有两个第63页,共76页,星期六,2024年,5月2、逻辑功能分析CP输入输出R0(1)R0(2)S9(1)S9(2)Q3Q2Q1Q0×110×11×0000000000×11×01110011001↓×0×00×0×0××0×00×加法计数(1)异步置0:R0(1)和R0(2)全接高电平,S9(1)和S9(2)中有低电平。(2)异步置9:S9(1)和S9(2)全接高电平,R0(1)和R0(2)中有低电平。(3)计数:S9(1)、S9(2)及R0(1)、R0(2)中有低电平。第64页,共76页,星期六,2024年,5月二、中规模集成同步二进制可预置加法计数器74161逻辑图代表符号置数控制端复位信号输入端使能端第65页,共76页,星期六,2024年,5月1、功能分析输入输出CPCRLDCTTCTPD0D1D2D3Q0Q1Q2Q3×↑××↑0×××10××110×11×011110×××D0D1D2D3××××××××××××0000D0D1D2D3保持保持加法计数(1)异步清零:CR=0;(2)同步置数:LD=0、CR=1;(3)保持:LD=CR=1,CTT、CTP有一个为低电平;(4)计数:LD=CR=CTT=CTP=1。第66页,共76页,星期六,2024年,5月3、集成计数器功能扩展利用已有的M进制计数器构成任意N(NM)进制计数器:跳过多余的M-N个状态。方法:置零法和置位法。置零法原理示意图:第67页,共76页,星期六,2024年,5月置零法适用于有置零输入端的计数器。对于有异步置零输入端的计数器,它的工作原理为:原M进制计数器从全0状态开始计数,接收到N个计数脉冲后电路进入SN状态。如果将SN状态译码产生一个置零信号加到计数器的异步置零输入端,则计数器将立刻返回到S0状态,这样就可跳过M-N个状态而得到N进制计数器。由于电路一进入SN状态后立刻又被置为S0状态,因此在稳定的计数状态循环中不包括SN状态。对于有同步置零输入端的计数器,由于置零输入信号变为有效后计数器并不马上被置零,还需要等待下一个时钟信号到达后才能被置零,因此应该再SN-1状态译码产生同步置零信号,N进制计数器的所有状态都为稳定状态。第68页,共76页,星期六,2024年,5月置数法适用于有预置数功能的计数器电路。其工作原理也和置零法类似,可分为异步置数和同步置数两种,只是其起始状态通过预置数得到。置数法原理示意图:第69页,共76页,星期六,2024年,5月例1、试用T4290构成异步七进制计数器。电路原理图状态图第70页,共76页,星期六,2024年,5月工作波形图加入复位锁存电路提高复位可靠性第71页,共76页,星期六,2024年,5月例2、试用7490构成24进制计数器。高位计数器低位计数器个位为4,十位为2时复位。第72页,共76

文档评论(0)

xiaozhuo2022 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档